大学毕业论文-—基于fpga的微处理器设计.doc
《大学毕业论文-—基于fpga的微处理器设计.doc》由会员分享,可在线阅读,更多相关《大学毕业论文-—基于fpga的微处理器设计.doc(44页珍藏版)》请在咨信网上搜索。
1、基于FPGA的微处理器设计毕业设计(论文)设计(论文)题目 基于FPGA的微处理器设计ABSTRACT摘 要本文使用结构化编程方法,将微处理器内核按照功能划分为不同的模块,采用VHDL语言设计每一个模块的内部功能和外围接口,设计实现了一种基于FPGA芯片的微处理器系统。该微处理器主要由控制器、运算器和寄存器组成,具有指令控制、操作控制、时间控制和数据加工等基本功能,可实现四位操作数的各种运算,其指令长度为16位定长,采用了直接寻址方式。最后采用QUARTUSII对设计进行了仿真测试,结果表明设计实现了微处理器的主要功能。关 键 字:FPGA,微处理器,VHDLABSTRACTA micropr
2、ocessor on FPGA is realized by using structured programming. This microprocessor core is divided into several different function modules which are designed using VHDL.The microprocessor consists of controller, arithmetic unit and registers. It realizes the instruction control, operation control, tim
3、e sequence control and data processing functions. The direct addressing mode is adopted. The various operations for 4bit operand can be achieved. Its instruction length is 16 bit.The design is simulated by using QUARTUSII, and the results show that the main functions of a microprocessor are achieved
4、.Key Words: FPGA, CPU, VHDLIII目录目 录摘 要IABSTRACTII第1章 绪论11.1 背景11.2 微处理器的概况11.3 课题研究方法及技术背景11.3.1 研究方法11.3.2 技术背景21.4 课题工作内容3第二章 微处理器体系结构42.1 CPU的功能和构成42.2 指令系统分析52.2.1 RISC 与总线结构52.2.2 指令系统62.3 指令时序分析82.3.1 RISC与流水线82.3.2 程序计数器与流水线82.4 CPU整体结构即设计思想92.4.1 CPU的外部引脚规划92.4.2 CPU的整体框图102.4.3 CPU结构的层次划分11
5、第三章 CPU数据通路设计123.1 程序计数器模块PC123.2 程序存储器PC_RAM133.3 指令寄存器模块143.4 时钟发生器模块143.5 寄存器堆TRAM153.6 ALU模块16第四章 CPU控制单元的设计184.1 控制器Control模块184.2 有限状态机FSM模块194.2.1 有限状态机194.2.2 利用的VHDL语言进行状态机描述19第五章 RISC CPU的仿真验证215.1 各模块的组合215.2 综合RTL电路图215.3 RISCCPU的功能仿真验证245.3.1 算术运算类指令验证245.3.2 逻辑运算类指令验证255.3.3 移位类指令验证255
6、.3.4 LD数据输出指令仿真265.3.5 ST运算数据存储仿真265.4 总结27第六章 总结和展望28参考文献29致谢错误!未定义书签。附录30山东大学威海分校毕业设计(论文)第1章 绪论1.1 背景随着数字通信和工业控制领域的高速发展,超大规模集成电路的集成度和工艺水平不断提高,要求专用集成电路(ASIC)的功能越来越强,功耗越来越低,生产周期越来越短,这些都对芯片设计提出了巨大的挑战,传统的芯片设计方法已经不能适应复杂的应用需求了,将整个应用电子系统集成在一个芯片中(SOC), 已成为现代电子系统设计的趋势。简单来说,SOC是一种将多个独立的VLSI设计拼合在一起,来形成某一应用所需
7、的全部功能的集成电路,以其高集成度、低功耗等优点越来越受欢迎1。中国的电子信息产业现在增长迅速,主要集中在移动通信设备、数据通信设备、计算机及消费产品领域。考虑到我国电子信息市场的特殊性,即巨大的移动通信和数字家电市场的核心芯片主要依赖进口的状况。巨大的市场的需求决定了开发SOC的必要性,现在数字家电的片上系统研究己经成为研究的热点之一。研究SOC的设计方法和验证方法具有很大的现实意义2-3。其中CPU是SOC的重要组成部分,可以完成简单的数据处理,内存的调度,中断处理等操作。随着百万门级的FPGA芯片、功能复杂的IP核、可重构的嵌入式处理器核以及各种强大EDA的开发工具的迅速发展,使得设计者
8、在EDA工具的帮助下完成整个系统从行为算法级到物理结构级的全部设计,并最终将一个电子系统集成到一片FPGA中,即SOPC。可见,SOPC是基于FPGA解决方案的SOC,是SOC发展的新阶段。1.2 微处理器的概况微处理器是计算机系统中非常之重要的核心组成部分,它用来控制计算机的各种操作过程,通常也被称为CPU,即中央处理器。随着科学技术的迅速发展,微处理器的发展也是非常迅速,它的处理能力已经由过去的4位发展到现在的64位,运算能力和处理能力大大提高,应用领域也从计算机系统扩展到各个相关领域,例如通信、航天和工业控制等。通常,微处理器按照处理能力可以划分为4位、8位、16位、32位和64位微处理
9、器,它的处理能力是逐步提高的。但是,在微控制器的发展过程中,8位机始终是嵌入式低端应用的主要机型4。现今市场上流行的典型的8位微控制器,可以在各种FPGA上实现,设计灵活方便而且易于进行功能扩展。因此研究8位CPU内核具有广泛的现实意义,由于其具有较高的处理性能和较少的资源占用,故具有更加广泛的应用前景。1.3 课题研究方法及技术背景1.3.1 研究方法本课题使用硬件描述语言VHDL采用自顶向下的设计方法设计一个满足要求的8位CPU内核及外部接口,使用EDA软件QUARTUSII软件完成编码、仿真验证。自顶向下的设计方法就是设计者首先从整体上规划整个系统的功能和性能,然后利用功能分割手段对系统
10、进行划分,分解为规模较小、功能较简单的局部模块,并确立它们之间的相互关系,将设计由上至下进行层次化和模块化,即分层次、分模块地对电子系统进行设计和仿真。不难看出,采用自顶向下的设计方法实际上就是基于芯片的系统设计方法,这种方法有助于在设计早期发现结构设计中的错误,提高设计成功率。1.3.2 技术背景 1. 硬件描述语言VHDL 如今,大多数的EDA工具都采用VHDL作为主要的硬件描述语言,这主要源于VHDL强大的自身功能和特点,下面介绍一下VHDL的优点。(1) 具有强大的描述能力VHDL既可以描述系统级电路,也可以描述门电路;既可以采用行为描述、寄存器描述或者结构描述,可以方便地建立电子系统
11、模型。(2) 具有共享与复用能力VHDL采用基于库的设计方法,从而大大减少了工作量,缩短了开发周期。(3) 具有独立于器件和工艺设计的能力VHDL独立于器件的特点可以使设计人员集中精力来进行电子系统的设计和性能优化,而不需要考虑其他问题。(4) 具有良好的可移植能力。VHDL的可移植性源于它是一种标准化得硬件语言,因此同一个设计描述可以被不同的工具所支持。(5) 具有向ASIC移植的能力。2. CISC指令集和RISC指令集CISC是一种为了便于编程和提高内存访问效率的芯片设计体系。早期的计算机使用汇编语言编程,由于内存速度慢且价格昂贵,使得CISC体系得到了用武之地。它的设计目的是要用最少的
12、机器语言指令来完成所需的计算任务。后来 功能需求越来越丰富,因此越来越多的复杂指令被加入到指令系统中,但是还必须保持着前向的兼容性。内容的不断扩充和兼容性的考虑,导致庞大的CISC指令系统形成了。在20世纪90年代中期之前,大多数的微处理器都采用CISC体系包括Intel的80x86和Motorola的6sK系列等6。CISC 体系结构几乎没有考虑流水线的因素,使得指令执行起来耗时而且寻址复杂。1975年,IBM的设计师提出了一种新的体系结构和指令集设计方案,这就是RISC体系结构。典型的RISC处理器具有以下特点:(1) 指令功能简单,各指令的复杂度分布均衡,有利于形成流水线;(2) 控制电
13、路简单,多采用硬连线方式来实现。因为不需要额外的存取微程序存储器来完成指令的执行,因此可以直接使用硬连线方式来设计;(3) 指令定长,指令格式简单,指令编码固定。这样字段固定,使操作码得译码与操作数的存取可以同时执行,使得控制单元的设计简单化;(4) ALU指令和访存指令分开,并且访存种类很少。(5) 以寄存器对寄存器的运算为主。寄存器对寄存器的运算有助于减少对存储器的访问次数,提高数据的存取速度7-8。1.4 课题工作内容本文一共分为七章。各章节内容安排如下:第一章 绪论。第二章 微处理器的体系结构。研究了CPU的整体设计,指令系统和时序分析以及流水线的实现。第三章 CPU数据通路设计。详细
14、介绍了通路模块中的程序计数器、指令寄存器、程序存储器等的具体设计和功能实现。第四章 CPU控制单元的设计。详细介绍了控制单元中的控制器和状态机的设计和功能实现。第五章 CPU的仿真验证。验证CPU的部分功能。第六章 总结和展望。第二章 微处理器体系结构2.1 CPU的功能和构成CPU是计算机的核心组成部分。计算机进行信息处理可分为以下两个步骤9。(1) 将数据和程序(即指令序列)输入到计算机的存储器中;(2) 从第一条指令的地址开始执行该程序,得到所需的结果,结束运行。 CPU的作用是协调和控制计算机的各个部件,并执行程序的指令序列,使其有条不紊的进行,因此必须具备以下基本功能:取指令:当程序
15、已在存储器中时,首先根据程序入口地址取出一条程序,为此要发出指令的地址及相关的控制信号;分析指令:即指令译码,既对当前所取的指令进行分析,指出它要求什么操作,并产生相应的操作所需要的控制命令;执行指令:根据分析指令时产生的“操作命令”形成相应的操作控制序列,通过运算器、存储器及输入输出的执行,实现每条指令的功能,其中包括对运算结果的处理及下条指令地址的形成。将CPU的功能进一步细化,可以概括如下。(1) 能对指令进行译码并执行规定动作;(2) 可以进行算术和逻辑运算;(3) 能与存储器和外设交换数据;(4) 提供整个系统所需的控制。尽管各种CPU的性能指标和结构细节各不相同,但它们所能完成的基
16、本功能相同,简化CPU内部结构如图2-1所示。图2-1 简化CPU内部结构2.2 指令系统分析指令系统结构是微处理器体系结构的一个重要部分,是微处理器设计的基础。指令格式、寻址方式和指令系统是指令系统结构的重要方面。目前主流CPU指令可以分为RISC和CISC,由上节介绍可知,RISC微处理器指令系统的指令种类少而经,寻址方式简单,指令格式固定,所以本次设计采用RISC指令系统2.2.1 RISC 与总线结构早期的计算机一般都采用冯.诺依曼(Von Neumann)结构,CISC架构的微处理器常采用这种结构。它是在同一个存储空间取指令和数据,采用单地址总线结构,即程序存储器和数据存储器共用一条
17、地址总线,限制了工作带宽,使得控制电路复杂,功耗较大10-11。结构见图2-2所示:图 2-2 冯.诺依曼结构图 这种结构有两个明显的缺点:(1) CPU中控制器和运算器的速度必须与存储器的速度相匹配;(2) 指令和数据的流动都通过同一条总线,使指令和数据的独立性消弱;目前,RISC架构的微处理器都采用哈佛结构,这种结构具有分离地址总线的两个存储器,其中一个放程序,另一个放数据,其指令和数据空间完全分开,可以同时访问,且一次读出,简化控制电路,提高数据的吞吐率12。结构如图2-3所示。 图2-3 哈佛结构图这种结构的优点是:(1) 允许数据从程序存储器传递到SRAM,该功能也允许从程序存储器
18、中读取数据表。这对现代微控制器应用十分重要,因为为了使掉电 后数据表不丢失,就要将它放在程序存储器中,RISC架构很好地解 决了这个问题。(2) 读取指令和存储器数据交换可以在多步流水线中同时进行,这在冯. 诺依曼单地址总线结构中很难实现。基于以上两种体系结构特点的比较,本文设计的微处理器器采用了哈佛结构的体系结构。首先,哈佛结构的指令总线和数据总线分开,可以使用不同位宽的指令和数据,还有一个最大好处就是可以预取指令,这样对流水线是很有用的。其次,该微处理器实现了两级指令流水线,采用哈佛结构可使流水实现的难度大为降低,在采用流水线后,能够有效地提高指令的执行速度。再次,该微处理器采用了硬布线逻
19、辑代替微程序控制的方法,提高了指令的执行速度和效率。2.2.2 指令系统本文设计的微控制器采用两级流水线、指令长固定、指令密度适中、控制单元简单的类似RISC指令集,本文自定义指令集,该指令集仅有20条指令,寻址方式简单。每条指令的字长都是16位,包含足够的信息:指令操作码,源操作数地址,目的操作数地址,立即数13-14。1、 指令集表1 是本文所涉及的CPU所有指令的一个集合指令名称指令操作影响标志位周期算术与逻辑类指令ADD R1,R2Add Two RegisterC1SUB R1,R2Sub Two RegisterZ1AND R1,R2And Two RegisterZ1OR R1,
20、R2Or Two RegisterZ1位操作指令LSL R1Logical Shift LeftNone1LSR R1Logical Shift RightNone1数据传送类指令MOV R1,#IIMove Between RegisterNone1LD R1Load Immediate from RegisterNone1SD R1Store Result to RegisterNone1停机指令SLEEPSleep(Wait for )NoneAny2、寻址方式本文指令系统的寻址方式为下面两种直接寻址方式:(1) 单一寄存器寻址。操作数在目的寄存器;(2) 双寄存器寻址。操作数分别在目的
21、寄存器和源操作寄存器中。3、指令格式定义正如以前所提到的,RISC总是有固定长度以便于译码。对设计的微处理,每个指令都是固定的16位长度,其中操作码占用16 位指令字的高4 位。所有的指令码都很容易译码。对两个寄存器的指令,d选择目的寄存器,:r选择源寄存器,4位可以寻址16个寄存器,这种指令格式包括ADD,SUB,AND,OR。1514131211109876543210rrrrdddd对于仅需要一个寄存器的指令,d用来寻址目标寄存器。这种指令格式包括LD,LSL,LSR指令。1514131211109876543210dddd对于立即数指令,指令中间8位是8位常数,其中H 代表常数的高四位
22、,L代表常数的低四位,d用来寻址目的寄存器。这种指令格式包括MOV,SD。1514131211109876543210LLLLHHHHdddd4、指令编码 确定了指令的格式,就可以对指令进行编码,这样指令就有唯一的身份识别。指令编码结果如表2所示。 表2 指令编码指令类型指令机器码ADD0001 0000r r r rd d d dSUB0010 0000r r r rd d d dAND0011 0000r r r rd d d dOR0100 0000r r r rd d d dLSL0101 00000000 d d d dLSR011000000000d d d dMOV0111LLL
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 大学毕业 论文 基于 fpga 微处理器 设计
1、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
2、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
3、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
4、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前自行私信或留言给上传者【天****】。
5、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
6、文档遇到问题,请及时私信或留言给本站上传会员【天****】,需本站解决可联系【 微信客服】、【 QQ客服】,若有其他问题请点击或扫码反馈【 服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【 版权申诉】”(推荐),意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:4008-655-100;投诉/维权电话:4009-655-100。