FPGA时序分析基本步骤.docx
《FPGA时序分析基本步骤.docx》由会员分享,可在线阅读,更多相关《FPGA时序分析基本步骤.docx(22页珍藏版)》请在咨信网上搜索。
1、3.7.2 时序分析基本步骤(1)复制并打开工程。为了操作方便,先将Quartus安装目录中自带的fir_filter工程复制到新建的某个工程日录中,如本例复制到D:fir_ttilter目录下。在Quartus软件中打开Fir_filter.qpf工程文件。打开工程后,双击filterf.bdf,出现下面图。 (2)编译工程。选取Quartus菜单proeessingStart AnalysisSynthesis或者点击快捷按钮对该工程进行分析和综合。(3)启动TimeQuest Timing Analyzer工具。在Quartus中选取菜单Tool-TimeQuest Timing Ana
2、lyzer命令,因为TimeQuest Timing Analyzer需要SDC文件(Synopsys Design Constrain)。如果打开TimeQuest Timing Analyzer没有.sdc,则Quartus会出现询问窗口。若使用GUI,则选择 NO。打开的TimeQuest Timing Analyzer工具如图3.75所示。(4)创建Timing Netlist。在TimeQuest Timing Analyzer软件中,选取菜单NetlistCreate Timing Netlist命令,出现Create Timing Netlist对话框,如图3.76所示。在Inp
3、ut netlist处选择Post-map选项,其他保持默认设置,按OK按钮。在TimeQuest Timing Analyzer软件中,用鼠标左键双击左侧tasks子窗口中的CreateTiming Netlist,则开始创建时序分析网表,建立成功后左侧task子窗口中的Create Timing Netlist变成绿色,如图3.77所示(在点击图3.76所示对话框的OK按钮后同时会完成该操作) (5)确定时序需求(Timing Requirements)。此范例示范两个时钟的时序需求,如表3.4所示 (6)设定clk时序需求。在TimeQuest Timing Analyzer窗口,选取菜
4、单选项ConstraintsCreate Clock命令,弹出Create Cloek对话框,如图3.78所示。在Clock name处输入clk,在Period处输入20。在waveform egdes处的Rising:与Falling:处不输入任何值,则为默认值工作周期为5050(即占空比为50)。点击Targets栏右侧的按钮,出现Name Finder对话框,如图3.79所示,点击List按钮,会出现工程顶层模块的所有引脚名称; 在clk引脚名称上双击鼠标左键,将clk选择到右侧列表中,按OK按钮关闭Name Finder对话框,返回到Create Clock对话框; 再按Run按钮,
5、可以看到TimeQuest Timing Analyzer窗口最下方Console子窗口中有加入时钟时序要求的脚本命令。 create_clock -name clk -period 20.000 get_ports clk(7)设定clkx2时序需求。在TimeQuest Timing Analyzer窗口,选取菜单选项Constraints Create Clock命令,出现Create Clock对话框。n 在Clock name处输入clkx2;n 在period处输入10;n 在waveform egdes处的Rising输入O;n 在Waveform egdes处的Falling输
6、入6,则可以设定占空比为60。再点击Targets栏右侧的按钮,出现Name Finder对话框(如图3.79所示,设置同clk),点击List按钮,会出现工程顶层模块的所有引脚名称,在clkx2引脚名称上双击鼠标左键,将clkx2信号选择到右侧列表中; 按OK按钮回到Create Clock对话框。clkx2设定完成画面如图3.50所示。点击Run按钮,可以看到TimeQuest Timing Analyzer窗口最下方的console子窗口有加入时钟时序要求的脚本命令,同时可以看到在左侧task子窗口中的Read SDC File变成绿色。task子窗口中的Reports双击Tasks子窗
7、口中的Report Clocks,会开始执行并在Report Clocks处呈勾选状态,在Report Clocks窗口中会出现如图3.83所示的结果。双击Tasks子窗口中的Report Clock Transfers,会开始执行并在Report Clock Transfers处呈勾选状态,在RePort窗口中将出现如图3.84所示的结果。(10)设定False path。将clk到clkx2的路径设定为False path。在TimeQuest Timing Analyzer窗口,选择菜单Constraints - Set False path命令,则弹出Set False path对话框
8、,如图3.85所示。点击From右侧的按钮,出现Name Finder窗口,如图3.86所示;Collection下拉列表默认设置为get_clocks,点击List按钮,工程中创建的时钟信号(如clk、clkx2)会出现在List下方的列表中;在clk引脚名称上双击鼠标左键,会将clk选择到右侧列表中,按OK按钮则返回到Set False Path窗口;同理,点击To右侧的按钮,在弹出的Name Finder窗口中点击List按钮,在clkx2引脚名称上双击鼠标左键,会将clkx2选择到右侧列表中;按OK按钮则返回到Set False Path窗口,结果如图3.85所示按Run按钮执行。将c
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- FPGA 时序 分析 基本 步骤
1、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
2、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
3、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
4、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前自行私信或留言给上传者【a199****6536】。
5、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
6、文档遇到问题,请及时私信或留言给本站上传会员【a199****6536】,需本站解决可联系【 微信客服】、【 QQ客服】,若有其他问题请点击或扫码反馈【 服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【 版权申诉】”(推荐),意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:4008-655-100;投诉/维权电话:4009-655-100。