数字电路试验指导书.doc
《数字电路试验指导书.doc》由会员分享,可在线阅读,更多相关《数字电路试验指导书.doc(45页珍藏版)》请在咨信网上搜索。
1、数字逻辑电路试验指导书南京师范大学计算机系10数字逻辑电路试验Digital Logic Circuits Experiments一、试验目标要求:数字逻辑电路试验是计算机科学和技术专业基础试验,和数字逻辑电路理论课程同时开设(不单独设课),是理论教学深化和补充,同时又含有较强实践性,其目标是经过若干试验项目标学习,使学生掌握数字电子技术试验基础方法和试验技能,培养独立分析问题和处理问题能力。二、试验关键内容:教学内容分为基础型、综合型,设计型和研究型,教学计划分为多个层次,学生依据其专业特点和自己能力选择试验,12人一组。但每个学生必需选做基础型试验,综合型试验, 基础型试验目标关键是培养学
2、生正确使用常见电子仪器,掌握数字电路基础测试方法。按试验课题要求,掌握设计和装接电路,科学地设计试验方法,合理地安排试验步骤能力。掌握利用理论知识及实践经验排除故障能力。 综合型试验目标就是培养学生初步掌握利用EDA软件能力,并以可编程器件应用为目标,培养学生对新技术应用能力。初步含有撰写规范技术文件能力。 设计型试验目标就是培养学生综合利用已经学过电子技术基础课程和EDA软件进行电路仿真试验能力,并设计出部分简单综合型系统, 同时在条件许可情况下,可开设部分研究型试验,其目标是利用优异EDA软件进行电路仿真,结合具体题目,采取软、硬件结合方法,进行复杂数字电子系统设计。 数字逻辑电路试验试验
3、1 门电路逻辑功效测试试验预习1 仔细阅读试验指导书,了解试验内容和步骤。2 复习门电路工作原理及对应逻辑表示式。3 熟悉所用集成电路引线位置及各引线用途。4 熟悉TTL门电路逻辑功效测试。5 了解数字逻辑综合试验装置相关功效和使用方法。试验目标1 熟悉数字逻辑试验装置相关功效和使用方法。2 熟悉双踪示波器相关功效和使用方法。3 掌握门电路逻辑功效,熟悉其外形和外引线排列。4 学习门电路测试方法。试验仪器1 综合试验装置一套2 数字万用表一块3 双踪示波器一台4 器件74LS00二输入端四和非门2片74LS20四输入端双和非门1片74LS86两输入端四异或门1片74LS04六反相器1片试验原理
4、说明数字电路关键研究电路输出和输入之间逻辑关系,这种逻辑关系是由门电路组合来实现。门电路是数字电路基础单元电路。门电路输出有三种类型:图腾柱输出(通常TTL门电路)、集电极开路(OC门)输出和三态(3S)输出。它们类型、逻辑式、逻辑符号和参考型号见表1-0。门电路输入和输出量均为1和0两种逻辑状态。我们在试验中能够用乒乓开关两种位置表示输入1和0两种状态,当输入端为高电平时,对应输入端处于1位置,当输入端为低电平时,对应输入端处于0位置。我们也能够用发光二极管两种状态表示输出1和0两种状态,当输出端为高电平时,对应发光二极管亮,当输出端为低电平时,对应发光二极管不亮。我们还能够用数字万用表直接
5、测量输出端电压值,当电压值为3.6V左右时为高电平,表示1状态;当电压值为0.3V以下时为低电平,表示0状态。在试验中,我们能够经过测试门电路输入和输出逻辑关系,分析和验证门电路逻辑功效。我们试验中集成电路芯片关键以TTL集成电路为主。表1-0门电路逻辑功效类型逻辑式逻辑符号参考型号和门Y=AB7408 7409(OC)7411 7415(OC)7421或门Y=A+B7432缓冲器无放大作用Y=A4050有放大作用4017(OC)非门(反相器)无放大作用Y=7404 7405(OC)有放大作用7406(OC)和非门Y=7400 7403(OC)7410 7412(OC)7420 7422(OC
6、)或非门Y=7402 7427(OC)和或非门Y=7451异或门Y=AB=A+B7486OC门以和非门为例Y=7403(OC)三态门(3S门)EN=1时,Y=AEN=0时,Y=高阻态74126=1时,Y=A=0时,Y=高阻态74125传输门C=1,TG通C=0,TG断TTL门电路是集成逻辑电路一个,是晶体管晶体管逻辑门电路简称。它含有参数稳定,工作可靠,开关速度高等优点。试验中集成电路芯片关键以TTL集成电路为主。1 基础门电路有和门、或门和非门。和门逻辑功效是:有0出0,全1出1。其逻辑表示式为Y=AB。常见和门有:74LS08(四2输入和门)、74LS09(四2输入和门OC门)、74LS1
7、1(三3输入和门)、74LS15(三3输入和门OC门)、74LS21(双4输入和门)。或门逻辑功效是:有1出1,全0出0。其逻辑表示式为Y=A+B。常见或门有:74LS32(四2输入或门)。非门逻辑功效是:入1出0,入0出1。其逻辑表示式为Y=。常见非门有:74LS04(六反相器)、74LS05(六反相器OC门)。2 和非门是由和门和非门有机组合而成,它逻辑功效是有0出1,全1出0。其逻辑表示式为Y=。常见和非门有:74LS00(四2输入和非门)、74LS03(四2输入和非门OC门)、74LS10(三3输入和非门)、74LS12(三3输入和非门OC门)、74LS20(双4输入和非门)、74LS
8、22(双4输入和非门OC门)、74LS30(8输入和非门)。或非门是由或门和非门有机组合而成,它逻辑功效是有1出0,全0出1。其逻辑表示式为Y=。常见或非门有:74LS02(四2输入或非门)、74LS27(三3输入或非门)。3 异或门逻辑功效是:两输入端相异得1,相同得0。其逻辑表示式是Y=A+B=AB。常见异或门有:74LS86(四2输入异或门)。同或门逻辑功效是:两输入端相同得1,相异得0。其逻辑表示式是:Y=AB+=AB。4 能够用一个逻辑门组成另一个逻辑门,比如,用和非门组成和门、或门等。图1-1所表示。图1-1 用和非门组成或门逻辑图5 门电路能够作为控制门。以图1-2所表示2输入和
9、非门为例,用任一端A作为输入端,而另一端B为控制端。若B=1,则门打开,能够进行信息传输,即Y=;若B=0,门关闭,信息不能经过,Y=1。(a)逻辑图(b)波形图图1-2控制门试验内容及步骤选择试验用集成电路,将被测器件插入搭试板上14芯插座中,并按下锁紧开关。用导线将器件14引脚和搭试板上+5V电源相连,器件第7引脚和搭试板上GND相连,然后选择公共板上开关作为输入信号,发光二极管作为输出信号,按自己设计试验接线图接好连线。尤其注意VCC及GND不能接错。试验中改动接线须先断开电源,接好线后再通电试验。1 和非门和异或门逻辑功效测试。(1) 74LS20双4输入和非门逻辑功效测试(2) 74
10、LS86四2输入异或门逻辑功效测试2 依据电路图写出逻辑关系表示式。(1)用74LS00按图1-3,1-4接线,将输入输出逻辑关系分别填入表1-1、表1-2中。(2)写出下面图1-3,1-4两个电路逻辑表示式。输入输出ABY00011011表1-1图1-3表1-2输入输出ABYZ00011011图1-43 利用和非门控制输出。用一片74LS00按图1-5接线,S接任一电平开关,用示波器观察S对输出脉冲控制作用。图1-54 用和非门组成其它门电路并测试验证。(1) 组成或非门a. 用一片2输入端四和非门组成或非门Y=b. 画出电路图c. 测试并填表1-3表1-3输入输出ABY00011011(2
11、) 组成异或门a.将异或门表示式转化为和非门表示式b.画出逻辑电路图c.测试并填表1-4表1-4ABY000110115 逻辑门传输延迟时间测量。用六反相器(非门)按图1-6接线,输入200KHz连续脉冲,用双踪示波器测量输入、输出相位差,计算每个门平均传输延迟时间值。图1-66 用基础门电路组装一个译码电路:将BCD8421码转换成格雷码。试验统计1 按各步骤要求画逻辑图、填表,并分析其特点。2 画出试验中电路图,分析其功效,写出其真值表和逻辑表示式。3 总结门电路类型。试验汇报及思索试验汇报要求:试验项目名称、要求、内容及步骤(包含步骤图和电路图等),试验统计结果结果并回复以下问题(最少三
12、个以上)。1 TTL门电路 有一个输入端悬空,相当于该端输入什么信号?2 当和非门只用一个输入端,其它输入端悬空时,该元件含有什么功效?3 异或门又称可控反相器,为何?4 门电路不加电源和地,能够正常工作吗?5 怎样判定门电路逻辑功效是否正常?6和非门一个输入接连续脉冲,其它端什么状态时许可脉冲经过?什么状态时严禁脉冲经过?试验2 组合逻辑电路分析和设计试验预习1 仔细阅读试验指导书,了解试验内容和步骤。2 复习半加器、全加器和多位加法器逻辑功效。3 设计试验任务中要求组装电路,选择集成电路,画出试验线路图。设计时,可尽可能选择和非门、译码器、数据选择器。试验目标 1 熟悉译码器、数据选择器结
13、构和功效测试方法。2 掌握译码器、数据选择器逻辑功效及其应用。3 掌握半加器、全加器和多位加法器逻辑功效。4 掌握用门电路组成组合逻辑电路设计、组装和功效测试基础方法。5 熟悉TTL加法器功效测试方法。6 学习排查故障方法。试验仪器1 综合试验装置一套2 数字万用表一块3 器件74LS1383-8译码器1片74LS1518-3数据选择器2片74LS20(双-4输入和非门)1片74LS00(四-2输入和非门)1片74LS04(六反相器) 1片试验原理说明计算机中数操作全部是以二进制进位,最基础运算就是加法运算。根据进位是否加入,加法器分半加器和全加器两种。l 半加器计算机中异或指令功效就是求两个
14、操作数各位半加和。一位半加器有两个输入、两个输出。一位半加器真值表见表2-1,据真值表可得到半加器输出函数表示式:表2-1一位半加器真值表输入输出BiAiSiCi0000011010101101Si=AiBiCi=AiBi逻辑表示式硬件实现,则要依据所提供试验芯片。集成电路正异或门74LS86就是一位半加器。l 全加器计算机中加法器通常就是全加器,它实现多位带进位加法。下面以一位全加器为例介绍。一位全加器有三个输入、两个输出。“进位入”Ci-1指是低位进位输出,“进位出”Ci即是本位进位输出。一位全加器真值表见表2-2。表2-2一位全加器真值表输入输出Ci-1BiAiSiCi000000011
15、0010100110110010101011100111111依据表3-2便可写出逻辑函数表示式:Si=(AiBi)Ci-1Ci=AiBi+AiCi-1+BiCi-1=Ai(Bi+Ci-1)+BiCi-1一位全加器卡诺图图2-1所表示图2-1一位全加器卡诺图全加功效硬件实现,有多个方法。比如,能够把全加和看作是Ai和Bi半加和Hi和进位输入Ci-!半加和来实现。多位全加器就是在一位全加器原理上扩展而成。集成电路全加器有74LS80(一位全加器)、74LS81(二位全加器)、74LS83(四位全加器)等。用中规模集成电路实现逻辑函数关键点是:先将函数化为最小项表示式(列其真值表),再利用集成电路
16、内部逻辑关系,配接必需外电路来实现此表示式。用中规模集成电路实现逻辑函数,方法简便,使用灵活,线路简单,其应用日益广泛。试验内容及步骤1 用3线-8线译码器74LS138及门电路74LS20(双4输入和非门)各1片,设计、组装全加器依据所设计电路接线,根据全加器真值表验证设计正确性,分析试验中出现问题及处理方法并将试验测试结果统计在自拟表格中。2 用2片八选1数据选择器74LS151组装全加器依据所设计电路接线,根据全加器真值表验证设计正确性,分析试验中出现问题及处理方法并将试验测试结果统计在自拟表格中。3 用一片8选1数据选择器74LS151设计一个电路:在4位二进制数(由0到15)中选出全
17、部能被2或3整除数。*4 设计并组装一保险箱用数字密码锁电路。要求:开保险箱时,需输入3位代码,同时用该保险箱钥匙开锁。若输入代码和事先设定代码相同,而且钥匙正确,则锁被打开。假如代码不符,则电路将发出报警信号。参考方框图以下:图2-1数字代码锁方框图设A2、A1、A0为设定代码,B2、B1、B0为输入代码。E为钥匙孔信号。钥匙正确时为1,错误时为0。Y1=1时,锁打开;Y2=1时,则报警。试验汇报及思索试验汇报要求:试验项目名称、要求、内容及步骤(包含逻辑图),试验统计结果结果并回复以下问题(最少三个以上)。1 组合逻辑设计关键点是什么?2 用中规模集成电路实现逻辑函数和用门电路实现逻辑函数
18、方法有什么不一样?3用译码器和数据选择器实现组合逻辑函数有何不一样?4 此次试验收获。试验3 触发器、三态输出触发器及锁存器 试验预习1 复习D锁存器及D触发器、JK触发器组成、工作原理和逻辑功效及特点。2 熟悉触发器逻辑功效及相互转换方法。3 了解D锁存器及D触发器、JK触发器测试方法。4 复习三态触发器和锁存器功效及使用方法。5 查阅手册,了解试验中使用触发器集成电路芯片正确使用。6 依据试验内容,设计试验电路和拟出试验表格。7 画出图3-1中电路CP和Q波形。8 研究两相时钟脉冲电路和(2/3)分频电路工作原理。试验目标1 熟悉并掌握RS、D、JK触发器组成、工作原理和功效测试方法。2
19、熟悉并验证触发器逻辑功效及相互转换方法。3 了解触发器应用电路。4 掌握三态触发器和锁存器功效及使用方法。5 学会用三态触发器和锁存器组成功效电路。试验仪器1 综合试验装置 一套2 器件74LS00二输入端四和非门1片74LS86两输入端四异或门1片74LS74双D触发器 1片74LS76双JK触发器 1片74LS75四位D锁存器1片74LS373三态输出八D锁存器1片试验原理说明时序逻辑电路和组合逻辑电路不一样之处于于,它在任一节拍稳定输出不仅取决于该节拍输入,而且和前一节拍状态相关。所以,时序逻辑电路肯定包含存放步骤(通常由触发器组成)。触发器本身就是最简单时序逻辑电路,它次态输出Qn+1
20、不仅取决于该时刻输入(比如JK触发器信号),还和它现态Qn相关。1 触发器逻辑功效双稳态触发器是时序逻辑电路基础单元电路。它含有记忆功效,能记忆逻辑电路状态。双稳态触发器有两个稳定状态:0状态和1状态。通常以Q=0,=1状态作为1状态。无触发信号时,触发器保持其原有稳态不变。只有在触发信号有效时,触发器才根据它特征方程重新确定它稳态(次态),称为更新。次态可能和现态相同,也可能相反。触发形式有:高电平触发、低电平触发、上升沿触发和下降沿触发和主从触发器脉冲触发等。(1) RS触发器(RS锁存器)基础RS触发器由两个和非门A,B相互交叉耦合组成,R,S为输入端,Q,为输出端。输入端R又称置0端或
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电路 试验 指导书
1、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
2、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
3、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
4、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前自行私信或留言给上传者【人****来】。
5、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
6、文档遇到问题,请及时私信或留言给本站上传会员【人****来】,需本站解决可联系【 微信客服】、【 QQ客服】,若有其他问题请点击或扫码反馈【 服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【 版权申诉】”(推荐),意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:4008-655-100;投诉/维权电话:4009-655-100。