VHDL——出租车计价器.doc
《VHDL——出租车计价器.doc》由会员分享,可在线阅读,更多相关《VHDL——出租车计价器.doc(14页珍藏版)》请在咨信网上搜索。
VHDL——出租车计价器 ———————————————————————————————— 作者: ———————————————————————————————— 日期: 14 个人收集整理 勿做商业用途 该系统利用VHDL语言、PLD设计出租车计费系统,以MAX+PLUSⅡ软件作为开发平台,设计了出租车计费器系统程序并进行了程序仿真。使其实现计费以及预置和模拟汽车启动、停止、暂停等功能,并动态扫描显示车费数目。 关键词: 出租车计费器;计数器;VHDL语言;MAX+PLUSⅡ; 一、实验任务及要求 1. 能实现计费功能,计费标准为:按行驶里程收费,起步费为10。00元,并在车行3公里后再按2元/公里,当计费器计费达到或超过一定收费(如20元)时,每公里加收50%的车费,车停止不计费。 2。 实现预置功能:能预置起步费、每公里收费、车行加费里程. 3。 实现模拟功能:能模拟汽车启动、停止、暂停、车速等状态。 4。 设计动态扫描电路:将车费显示出来,有两位小数. 5. 用VHDL语言设计符合上述功能要求的出租车计费器,并用层次化设计方法设计该电路。 6。 各计数器的计数状态用功能仿真的方法验证,并通过有关波形确认电路设计是否正确。 7. 完成电路全部设计后,通过系统实验箱下载验证设计的正确性. 二、实验原理 系统顶层框图: 车速 控制模块 计费动态显示 里程 动态显示 车速选择 起/停开关 基本速率 Reset 扫描时钟 显示输出 显示输出 计费器按里程收费,每100米开始一次计费。各模块功能如下: (1) 车速控制模块 当起停键为启动状态时(高电平),模块根据车速选择和基本车速发出响应频率的脉冲驱动计费器和里程显示模块进行计数;当处于停止状态时暂停发出脉冲,此时计费器和里程显示模块相应的停止计数。 (2) 里程动态显示模块 其包括计数车速控制模块发出的脉冲以及将计数显示动态显示出来,每来一个脉冲里程值加0.1(控制器每发一个脉冲代表运行了0.1公里). (3) 计费动态显示模块 其初值为10元,当里程超过3公里后才接受计数车速控制模块发出的脉冲的驱动,并且计数显示动态显示出来,每来一个脉冲(代表运行了0.5公里)其数值加1元,当收费超过20时数值加1.5元. 三、出租车计费系统的实现 3.1系统的总体模块图: 3.2系统各功能模块的实现: (1)模块MS的实现 模块MS,输入端口CK0、CK1为两个不同的时钟信号,来模拟汽车的加速和匀速,JS加速按键。 LIBRARY IEEE; USE IEEE。STD_LOGIC_1164.ALL; ENTITY MS IS PORT(CK0:IN STD_LOGIC; CK1:IN STD_LOGIC; JS:IN STD_LOGIC; CLK_OUT:OUT STD_LOGIC); END MS; ARCHITECTURE ONE OF MS IS BEGIN PROCESS(JS, CK0,CK1) BEGIN IF JS='0’ THEN CLK_OUT<=CK0; ELSE CLK_OUT<=CK1; END IF; END PROCESS; END ONE; (2)模块SOUT的实现 该模块实现车行状态输出功能,其中clk为时钟信号,enable 为启动使能信号,sto暂停信号, clr为清零信号,st为状态信号。 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY SOUT IS PORT(CLK:IN STD_LOGIC; ENABLE:IN STD_LOGIC; STO :IN STD_LOGIC; CLR:IN STD_LOGIC; ST:OUT STD_LOGIC_VECTOR(1 DOWNTO 0)); END SOUT; ARCHITECTURE ONE OF SOUT IS BEGIN PROCESS(CLK,ENABLE ,STO,CLR) VARIABLE CQI:STD_LOGIC_VECTOR(7 DOWNTO 0); VARIABLE STATE:STD_LOGIC_VECTOR(1 DOWNTO 0); BEGIN IF CLR=’0' THEN CQI:=(OTHERS=〉'0’); ELSIF CLK’EVENT AND CLK='1' THEN IF STO='1’ THEN STATE:=”00";CQI:=CQI; ELSIF ENABLE =’1' THEN CQI:=CQI+1; IF CQI〈=30 THEN STATE:="01”; ELSIF CQI>30 AND CQI〈=80 THEN STATE:="10"; ELSE STATE:=”11”; END IF; END IF; END IF; ST<=STATE; END PROCESS; END ONE; (3)模块PULSE的实现 该模块实现将时钟信号5分频功能。 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164。ALL; USE IEEE。STD_LOGIC_UNSIGNED。ALL; ENTITY PULSE IS PORT(CLK0:IN STD_LOGIC; FOUT:OUT STD_LOGIC); END PULSE; ARCHITECTURE ONE OF PULSE IS BEGIN PROCESS(CLK0) VARIABLE CNT:STD_LOGIC_VECTOR(2 DOWNTO 0); VARIABLE FULL :STD_LOGIC; BEGIN IF CLK0’EVENT AND CLK0=’1' THEN IF CNT="100” THEN CNT:=”000" ; FULL:=’1'; ELSE CNT:=CNT+1; FULL:='0’; END IF; END IF; FOUT〈=FULL; END PROCESS; END ONE; (4)模块COUNTER的实现 实现汽车模拟计费功能。clr1为清零信号,si为状态信号,c1,c2,c3分别为费用的三为显示。 LIBRARY IEEE; USE IEEE。STD_LOGIC_1164。ALL; USE IEEE.STD_LOGIC_UNSIGNED。ALL; ENTITY COUNTER IS PORT(CLK_DIV:IN STD_LOGIC; CLR1:IN STD_LOGIC; SI:IN STD_LOGIC_VECTOR(1 DOWNTO 0); C1:OUT STD_LOGIC_VECTOR(3 DOWNTO 0); C2:OUT STD_LOGIC_VECTOR(3 DOWNTO 0); C3:OUT STD_LOGIC_VECTOR(3 DOWNTO 0)); END COUNTER; ARCHITECTURE ONE OF COUNTER IS BEGIN PROCESS(CLK_DIV,CLR1,SI) VARIABLE Q1: STD_LOGIC_VECTOR(3 DOWNTO 0); VARIABLE Q2: STD_LOGIC_VECTOR(3 DOWNTO 0); VARIABLE Q3: STD_LOGIC_VECTOR(3 DOWNTO 0); BEGIN IF CLR1=’0’ THEN Q1:="0000";Q2:=”0000”;Q3:="0000”; ELSIF CLK_DIV’EVENT AND CLK_DIV='1’ THEN CASE SI IS WHEN "00" =〉Q1:=Q1;Q2:=Q2;Q3:=Q3; WHEN ”01”=〉 Q1:="0000”;Q2:=”0000”;Q3:="0001”; WHEN ”10”=> IF Q2〈”1001" THEN Q2:=Q2+1; ELSE Q2:="0000"; IF Q3<"1001” THEN Q3:=Q3+1; END IF; END IF; Q1:=”0000”; WHEN "11”=> IF Q1<"0101” THEN Q1:=Q1+5; ELSE Q1:=”0000”; END IF; IF Q1="0101" THEN IF Q2〈”1001" THEN Q2:=Q2+1; ELSE Q2:="0000”; IF Q3<”1001” THEN Q3:=Q3+1; END IF; END IF; ELSE IF Q2〈"1001” THEN Q2:=Q2+2; ELSE Q2:="0001"; IF Q3<"1001” THEN Q3:=Q3+1; END IF; END IF; END IF; WHEN OTHERS=>NULL; END CASE; END IF; C1〈=Q1; C2〈=Q2; C3〈=Q3; END PROCESS; END ONE; (5)模块SCAN_LED的实现 该模块实现显示车费功能。BT为选位信号,SG译码信号. LIBRARY IEEE; USE IEEE.STD_LOGIC_1164。ALL; USE IEEE。STD_LOGIC_UNSIGNED.ALL; ENTITY SCAN_LED IS PORT(DI1:IN STD_LOGIC_VECTOR(3 DOWNTO 0); DI2:IN STD_LOGIC_VECTOR(3 DOWNTO 0); DI3:IN STD_LOGIC_VECTOR(3 DOWNTO 0); CLK2:IN STD_LOGIC; SG:OUT STD_LOGIC_VECTOR(6 DOWNTO 0); BT:OUT STD_LOGIC_VECTOR(2 DOWNTO 0)); END SCAN_LED; ARCHITECTURE ONE OF SCAN_LED IS SIGNAL CNT4 :STD_LOGIC_VECTOR(1 DOWNTO 0); SIGNAL A:STD_LOGIC_VECTOR(3 DOWNTO 0); BEGIN P1:PROCESS(CLK2) VARIABLE SQ :STD_LOGIC_VECTOR(1 DOWNTO 0); BEGIN IF CLK2'EVENT AND CLK2=’1' THEN IF SQ="10” THEN SQ:=”00”; ELSE SQ:=SQ+1; END IF; END IF; CNT4〈=SQ; END PROCESS P1; P2: PROCESS (CNT4) BEGIN CASE CNT4 IS WHEN ”00” =〉BT〈="001";A<=DI1; WHEN "01”=〉BT<=”010”;A<=DI2; WHEN "10"=〉BT〈=”100";A<=DI3; WHEN ”11"=>BT〈=”100”;A〈="1111”; WHEN OTHERS =>NULL; END CASE; END PROCESS P2; P3:PROCESS(A) BEGIN CASE A IS WHEN ”0000"=〉SG<=”0111111”; WHEN "0001”=>SG<=”0000110”; WHEN "0010”=>SG〈=”1011011”; WHEN ”0011"=〉SG〈="1001111”; WHEN "0100"=>SG<="1100110"; WHEN "0101”=〉SG〈=”1101101”; WHEN ”0110”=〉SG<=”1111101"; WHEN "0111”=〉SG〈="0000111”; WHEN ”1000”=>SG〈="1111111”; WHEN ”1001"=〉SG〈="1101111”; WHEN OTHERS=>NULL; END CASE; END PROCESS P3; END ONE ; (6)模块TAXI的实现 该模块为最终的顶层模块。 LIBRARY IEEE; LIBRARY IEEE; USE IEEE.STD_LOGIC_1164。ALL; ENTITY TAXI IS PORT(T_CLK0:IN STD_LOGIC; T_CLK1:IN STD_LOGIC; T_CLK2:IN STD_LOGIC; T_JS :IN STD_LOGIC; T_ENABLE:IN STD_LOGIC; T_CLR:IN STD_LOGIC; T_STO:IN STD_LOGIC; T_BT: OUT STD_LOGIC_VECTOR(2 DOWNTO 0); T_SG: OUT STD_LOGIC_VECTOR(6 DOWNTO 0)); END TAXI; ARCHITECTURE STRUC OF TAXI IS COMPONENT MS PORT(CK0:IN STD_LOGIC; CK1:IN STD_LOGIC; JS:IN STD_LOGIC; CLK_OUT:OUT STD_LOGIC); END COMPONENT; COMPONENT SOUT PORT(CLK:IN STD_LOGIC; ENABLE:IN STD_LOGIC; STO :IN STD_LOGIC; CLR:IN STD_LOGIC; ST:OUT STD_LOGIC_VECTOR(1 DOWNTO 0)); END COMPONENT; COMPONENT PULSE PORT(CLK0:IN STD_LOGIC; FOUT:OUT STD_LOGIC); END COMPONENT; COMPONENT COUNTER PORT(CLK_DIV:IN STD_LOGIC; CLR1:IN STD_LOGIC; SI:IN STD_LOGIC_VECTOR(1 DOWNTO 0); C1:OUT STD_LOGIC_VECTOR(3 DOWNTO 0); C2:OUT STD_LOGIC_VECTOR(3 DOWNTO 0); C3:OUT STD_LOGIC_VECTOR(3 DOWNTO 0)); END COMPONENT; COMPONENT SCAN_LED PORT(DI1:IN STD_LOGIC_VECTOR(3 DOWNTO 0); DI2:IN STD_LOGIC_VECTOR(3 DOWNTO 0); DI3:IN STD_LOGIC_VECTOR(3 DOWNTO 0); CLK2:IN STD_LOGIC; SG:OUT STD_LOGIC_VECTOR(6 DOWNTO 0); BT:OUT STD_LOGIC_VECTOR(2 DOWNTO 0)); END COMPONENT; SIGNAL L_CLK: STD_LOGIC; SIGNAL L_FOUT:STD_LOGIC; SIGNAL L_ST:STD_LOGIC_VECTOR(1 DOWNTO 0); SIGNAL L_C1:STD_LOGIC_VECTOR(3 DOWNTO 0); SIGNAL L_C2:STD_LOGIC_VECTOR(3 DOWNTO 0); SIGNAL L_C3:STD_LOGIC_VECTOR(3 DOWNTO 0); BEGIN U0:MS PORT MAP(CK0=>T_CLK0,CK1=>T_CLK1,JS=〉T_JS,CLK_OUT=>L_CLK); U1:SOUT PORT MAP(CLK=〉L_CLK,ENABLE=>T_ENABLE,CLR=〉T_CLR,STO=>T_STO,ST=〉L_ST); U2:PULSE PORT MAP(CLK0=〉L_CLK,FOUT=〉L_FOUT); U3:COUNTER PORT MAP(CLR1=〉T_CLR,SI=〉L_ST,CLK_DIV=>L_FOUT,C3=>L_C3,C2=〉L_C2,C1=〉L_C1); U4:SCAN_LED PORT MAP(CLK2=〉T_CLK2,DI3=〉L_C3,DI2=〉L_C2,DI1=>L_C1,BT=〉T_BT,SG=〉T_SG); END STRUC; 四、系统仿真 (1)模块MS的结果验证 (2)模块SOUT的结果验证 (3)模块PULSE的结果验证 (4)模块COUNTER的结果验证 (5)模块SCAN_LED的结果验证 (6)模块TAXI的结果验证 五、结论 出租车计费器系统的设计已全部完成,能按预期的效果进行模拟汽车启动、停止、暂停等功能,并设计动态扫描电路显示车费数目,由动态扫描电路来完成.车暂时停止不计费,车费保持不变.若停止则车费清零,等待下一次计费的开始。出租车计费器系统的设计已全部完成,能按预期的效果进行模拟汽车启动、停止、暂停等功能,并设计动态扫描电路显示车费数目,由动态扫描电路来完成.车暂时停止不计费,车费保持不变。若停止则车费清零,等待下一次计费的开始。各模块完成后,在将它们组合成完整的出租车系统,在设计过程中还需要改进的是控制系统的纠错功能。出租车计费系统的设计中体现了VHDL覆盖面广,描述能力强,是一个多层次的硬件描述语言及PLD器件速度快,使用方便,便于修改等特点,本设计在实用方面具有一定的价值. 心得体会: 这次课程设计中,我们主要是运用VHDL语言设计了一个出租车计费器,并且用层次化的设计方法来实现这个电路。在程序编写结束后,我们还对该程序进行了调试, 能按预期的效果进行模拟汽车启动、停止、暂停等功能,基本完成课程设计的要求. 通过此次课程设计,我们更进一步的深入了解了VHDL设计语言,并通过使用对它有了更深的体会.对于编程过程中可能遇到的问题有了一定的了解,也明白了其中的一些注意事项,对于下次进行编程设计有很大的帮助和提高。 总之,这次实验不仅仅加强了我的动手编程能力,也大大加强了团队合作以及设计能力,使我在理论学习和编程练习方面都获得了较大的收获- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- VHDL 出租车 计价器
咨信网温馨提示:
1、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
2、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
3、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
4、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前自行私信或留言给上传者【快乐****生活】。
5、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
6、文档遇到问题,请及时私信或留言给本站上传会员【快乐****生活】,需本站解决可联系【 微信客服】、【 QQ客服】,若有其他问题请点击或扫码反馈【 服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【 版权申诉】”(推荐),意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:4008-655-100;投诉/维权电话:4009-655-100。
1、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
2、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
3、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
4、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前自行私信或留言给上传者【快乐****生活】。
5、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
6、文档遇到问题,请及时私信或留言给本站上传会员【快乐****生活】,需本站解决可联系【 微信客服】、【 QQ客服】,若有其他问题请点击或扫码反馈【 服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【 版权申诉】”(推荐),意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:4008-655-100;投诉/维权电话:4009-655-100。
关于本文