闹钟系统方案设计书.doc
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 闹钟 系统 方案设计 许鹤强 23
- 资源描述:
-
<p>东 北 石 油 大 学 课 程 设 计 课 程 EDA技术课程设计 题 目 闹钟系统设计 院 系 电子科学学院 专业班级 电子信息工程 学生姓名 许鹤强 学生学号 090901140323 指导教师 矚慫润厲钐瘗睞枥庑赖。 2013年 3 月8日 东北石油大学课程设计任务书 课程 EDA技术课程设计 题目 闹钟系统的设计 专业 电子信息工程 姓名 许鹤强 学号 090901140323 主要内容、基本要求、主要参考资料等 主要内容: 设计并制作一个带闹钟功能的24小时计时器。它包括以下几个组成部分: 1、显示屏,由4 个七段数码管组成,用于显示当前时间(时:分)或设置的闹钟时间; 2、数字键,实现‘0’—‘9’的输入,用于输入新的时间或新的闹钟时间; 3、TIME(时间)键,用于确定新的时间设置; 4、ALARM(闹钟)键,用于确定新的闹钟时间设置,或显示已设置的闹钟时间; 5、扬声器,在当前时钟时间与闹钟时间相同时,发出蜂鸣声 基本要求: 1、计时功能:这是本计时器设计的基本功能,每隔一分钟计时一次,并在显示屏上显示当前时间。 2、闹钟功能:如果当前时间与设置的闹钟时间相同,则扬声器发出蜂鸣声。 3、设置新的计时器时间:用户用数字键输入新的时间,然后按"TIME"键确认。在输入过程中,输入数字在显示屏上从右到左依次显示。例如,用户要设置新的时间12:34,则按顺序输入“1”,“2”,“3”,“4”,与之对应,显示屏上依次显示的信息为:“1”,“12”,“123”,“1234"。如果用户在输入任意几个数字后较长时间内,例如5 s,没有按任何键,则计时器恢复到正常的计时显示状态。聞創沟燴鐺險爱氇谴净。 主要参考资料: [1] 潘松著.EDA技术实用教程(第二版). 北京:科学出版社,2005. [2] 康华光主编.电子技术基础 模拟部分. 北京:高教出版社,2006. [3] 阎石主编.数字电子技术基础. 北京:高教出版社,2003. 完成期限 2013.3.8 指导教师 专业负责人 2013年 3月4日 一、设计思想 1.基本原理 数字闹钟电路的基本结构由两个60进制计数器和一个24进制计数器组成,分别对秒、分、小时进行计时,当计时到23时59分59秒时,再来一个计数脉冲,则计数器清零,重新开始计时。秒计数器的计数时钟CLK为1Hz的标准信号。当数字闹钟处于计时状态时,秒计数器的进位输出信号作为分钟计数器的计数信号,分钟计数器的进位输出信号又作为小时计数器的计数信号时、分、秒的计时结果通过6个数码管来动态显示。数字闹钟除了能够正常计时外,还应能够对时间进行调整。因此,通过模式选择信号md1、md2控制数字钟的工作状态,即控制数字钟,使其分别工作于正常计时,调整分、时和设定闹钟分、时5个状态。当数字闹钟处于计时状态时,3个计数器允许计数,且秒、分、时计数器的计数时钟信号分别为CLK,秒的进位, 分的进位;当数字闹钟处于调整时间状态时,被调的分或时会一秒一秒地增加;当数字钟处于闹钟定时状态时,可以设定小时和分;当计时到所设定的时刻时,speak将会被赋予时钟信号,持续1分钟。残骛楼諍锩瀨濟溆塹籟。 设定按键 时钟1Hz 按键UPDN 功能切换寄存器 时钟10Hz 时钟计数寄存器 闹钟设定寄存器 闹钟控制电路 模式切换数据选择 蜂鸣器 扫描技术字符译码 扫描时钟320Hz 数码显示 2.设计框图酽锕极額閉镇桧猪訣锥。 二、 设计步骤和调试过程 YES ALARM_BUTTON LEDW[2..0] TIME_BUTTON SEG7[7..0] CLK SOUND_ALARM RESET CLOCK 1、总体设计电路彈贸摄尔霁毙攬砖卤庑。 计时器的外部端口 根据该数字闹钟的设计要求,我们可得到其外部端口如图所示。各个输入/输出端口的作用如下: (1)CLK为外部时钟信号,RESET为复位信号。 (2)当YES为高电平时(YES=‘1’),表示用户选择了某个预置数字。 (3)当ALARM_BUTTON为高电平时,表示用户按下ALARM键。 (4)当TIME_BUTTON为高电平时,表示用户按下TIME键。 (5)SEG7是数据动态扫描显示的公共八段数码显示管驱动端,而LEDW则是数码管的位选择端,它经过外接的3—8译码器译码后接数码管的公共端COM。謀荞抟箧飆鐸怼类蒋薔。 (6)SOUND_ALARM用于控制扬声器发声,当SOUND_ALARM = ‘1’时,扬声器发出蜂鸣,表示到了设定的闹钟时间。厦礴恳蹒骈時盡继價骚。 2、模块设计和相应模块程序 1) 秒计数模块SECOND 60进制,带有进位和清零功能的,输入为1Hz脉冲和低电平有效的清零信号CLR,输出秒个位、时位及进位信号CO。茕桢广鳓鯡选块网羈泪。 2) 分计数模块MINUTE 60进制,带有进位和置数功能的,输入为1Hz脉冲和高电平有效的使能信号EN,输出分个位、时位及进位信号CO。鹅娅尽損鹌惨歷茏鴛賴。 3) 时计数模块HOUR 24进制,输入为1Hz脉冲和高电平有效的使能信号EN,输出分个位、时位。 4) 扫描模块SELTIME 输入为秒(含个/十位)、分、时、扫描时钟CLK1K,输出为D和显示控制信号SEL。 5) 整点报时功能模块ALERT 输入为分/秒信号,输出为高频声控Q1K和Q500。 6) 译码显示功能模块DISPLAY 输入为D,输出为Q 秒模块程序: library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity SECOND is port(clk,clr:in std_logic; sec1,sec0:out std_logic_vector(3 downto 0); co:out std_logic); end SECOND; architecture SEC of SECOND is begin process(clk,clr) variable cnt1,cnt0:std_logic_vector(3 downto 0); Begin if clr='1' then cnt1:="0000"; cnt0:="0000"; elsif clk'event and clk='1' then if cnt1="0101" and cnt0="1000" then co<='1'; cnt0:="1001"; elsif cnt0<"1001" then cnt0:=cnt0+1; else cnt0:="0000"; if cnt1<"0101" then cnt1:=cnt1+1; else cnt1:="0000"; co<='0'; end if; end if; end if; sec1<=cnt1; sec0<=cnt0; 3="" end="" library="" use="" entity="" minute="" is="" en:in="" min0:out="" downto="" co:out="" architecture="" min="" of="" begin="" variable="" if="" event="" and="" clk="1" then="" en="1" cnt1="0010" cnt0="" cnt0:="0000" elsif="" else="" cnt1:="0000" hour="" h0:out="" hour_arc="">="1001" then cnt1:=cnt1+1; cnt0:="0000"; else cnt0:=cnt0+1; end if; end if; end if; h1<=cnt1; h0<=cnt0; end process; end hour_arc; 扫描模块程序: library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; use ieee.std_logic_arith.all; entity SELTIME is port( clk:in std_logic; sec1,sec0,min1,min0,h1,h0:in std_logic_vector(3 downto 0);籟丛妈羥为贍偾蛏练淨。 daout:out std_logic_vector(3 downto 0); sel:out std_logic_vector(2 downto 0)); end SELTIME; architecture fun of SELTIME is signal count:std_logic_vector(2 downto 0); begin sel<=count; process(clk) begin if(clk'event and clk='1') then if(count>="101") then count<="000"; else count<=count+1; end="" case="" count="" is="">daout<=>daout<=>daout<=>daout<=>daout<=h0; when="" others="">daout<=h1; 3="" 6="" end="" library="" use="" entity="" display="" is="" d:in="" downto="" q:out="" architecture="" disp_are="" of="" begin="" case="" d="">q<="0111111";>q<="0000110";>q<="1011011";>q<="1001111";>q<="1100110";>q<="1101101";>q<="1111101";>q<="0100111";>q<="1111111"; when="" others="">q<="1101111"; end case; end process; end disp_are; 定时闹钟模块程序: library ieee; use ieee.std_logic_1164.all; entity ALERT is port(m1,m0,s1,s0:in std_logic_vector(3 downto 0); clk:in std_logic; q500,qlk:out std_logic); end ALERT; architecture sss_arc of ALERT is begin process(clk) begin if clk'event and clk='1' then if m1="0101" and m0="1001" and s1="0101" then if s0="0001" or s0="0011" or s0="0101" or s0="0111" then預頌圣鉉儐歲龈讶骅籴。 q500<='1'; else q500<='0'; end if; end if; if m1="0101" and m0="1001" and s1="0101" and s0="1001" then渗釤呛俨匀谔鱉调硯錦。 qlk<='1'; else qlk<='0'; end if; end if; end process; end sss_arc; 3、仿真及仿真结果 秒模块仿真波形 分模块仿真波形 时模块仿真波形 扫描模块仿真波形 显示模块仿真波形 定时闹钟模块仿真波形 4、实验调试结果 为验证所设计程序是否正确,将程序下载进行硬件测试。在QuartusⅡ开发环境中进行管脚锁定,连接好数码管驱动电路,然后将目标文件下载到器件中。最终可以看到时、分、秒正常显示。铙誅卧泻噦圣骋贶頂廡。 三、结论及心得体会 本次课程设计的完成令我受益匪浅,通过对数字闹钟的设计,让我学会了初步掌握了简单课程设计的分析方法。最重要的是增强了动手能力和根据自己所学需要查阅资料的能力,以及自己分析和解决问题的能力,整个制作的过程中,它促进了同学之间的相互沟通,也让我在自己的专业知识的学习过程中,更多的,更好的学习一门知识,用于以后的实践应用中,做这个数字钟的设计中包含了很多不同功能的程序,让我在其中学到了一些程序的中的思路,特别一步一步去把错误的程序改正确是一种很有成就感的事,这样让我学到了更多的知识,同时使我对所学知识有了更新的认识和更大的兴趣。擁締凤袜备訊顎轮烂蔷。 参考资料 [1] 潘松著.EDA技术实用教程(第二版). 北京:科学出版社,2005. [2] 阎石主编.数字电子技术基础. 北京:高教出版社,2003. [3] 侯继红, 李向东主编.EDA实用技术教程. 北京:中国电力出版社,2004. 1 东北石油大学课程设计成绩评价表 课程名称 EDA技术课程设计 题目名称 闹钟系统设计 学生姓名 许鹤强 学号 090901140323 指导教师姓名 职称 序号 评价项目 指 标 满分 评分 1 工作量、工作态度和出勤率 按期圆满的完成了规定的任务,难易程度和工作量符合教学要求,工作努力,遵守纪律,出勤率高,工作作风严谨,善于与他人合作。 20 2 课程设计质量 课程设计选题合理,计算过程简练准确,分析问题思路清晰,结构严谨,文理通顺,撰写规范,图表完备正确。 45 3 创新 工作中有创新意识,对前人工作有一些改进或有一定应用价值。 5 4 答辩 能正确回答指导教师所提出的问题。 30 总分 评语: 指导教师: 2013年 3 月 11 日贓熱俣阃歲匱阊邺镓騷。</p><!--="1111111";--><!--="0100111";--><!--="1111101";--><!--="1101101";--><!--="1100110";--><!--="1001111";--><!--="1011011";--><!--="0000110";--><!--="0111111";--><!--=h1;--><!--=h0;--><!--=--><!--=--><!--=--><!--=--><!--=count+1;--><!--=cnt0;-->展开阅读全文
咨信网温馨提示:1、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
2、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
3、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
4、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前可先查看【教您几个在下载文档中可以更好的避免被坑】。
5、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
6、文档遇到问题,请及时联系平台进行协调解决,联系【微信客服】、【QQ客服】,若有其他问题请点击或扫码反馈【服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【版权申诉】”,意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:0574-28810668;投诉电话:18658249818。




闹钟系统方案设计书.doc



实名认证













自信AI助手
















微信客服
客服QQ
发送邮件
意见反馈



链接地址:https://www.zixin.com.cn/doc/2580578.html