数字电子钟实验报告有完整电路图.doc
《数字电子钟实验报告有完整电路图.doc》由会员分享,可在线阅读,更多相关《数字电子钟实验报告有完整电路图.doc(46页珍藏版)》请在咨信网上搜索。
数字电子钟实验报告有完整电路图 ———————————————————————————————— 作者: ———————————————————————————————— 日期: 2 个人收集整理 勿做商业用途 目录 第一章 数字电子钟系统设计摘要 1.1数字电子钟摘要………………………………………。。3 1.2本文关键词……………………………………………。.3 第二章 数字电子中系统具体设计过程与实现 2。1.技术指标…………………………………………….。。.。4 2。2系统设计………………………………………………。4 2。2.1 系统框图………………………………………。6 2。2。2 方案论证……………………………………。..7 2.3单元电路……………………………………………….。8 2.3。1 分频器………………………………………….8 2.3。2 60进制计数器………………………………..9 2.3.3 24进制计数器……………………………….10 2.3。4 12与24小时转换器…………………………11 2。3.5 四位动态显示器……………………………。17 2.3。6 整点与学号报时……………………………。18 2.3。7 闹钟………………………………………….22 2。3.8 校时校分…………………………………….24 2.4整体电路图……………………………………………25 2。5单元电路功能测试……………………………………26 2.6整体电路功能测试……………………………………32 2.7实验完成情况…………………………………………37 第三章 实验原件清单…………………………………。38 第四章 结束语………………………………………….。。39 参考文献…………………………………………。..……。。43 附录(预习电路图与正式电路图) 第一章 数字电子钟系统设计摘要 1。1 数字电子钟课题设计摘要 课程题目:数字电子钟 设计摘要: 数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。 数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。通过数字电路的技术使用,分频器、计数器、译码与显示器以及各种选择控制端实现数字钟准确计时,校时,设定闹钟,整点报时,12与24小时转换,以及整点报时的功能。本次课程设计采用了Xilinx公司的设计软件Foundation3。1 ,通过电脑仿真来设计电路图,然后下载到芯片95108,再通过硬件具体显示数字钟,并测试其各个模块的功能。 1。2 本文关键词 60进制计数器,24进制计数器,译码与显示电路 第二章 数字电子中系统具体设计过程与实现 2。1 技术指标 2。1。1整体功能 数字电子钟能以秒为最小时间单位计时,同时应能用数字直观显示当前的时与分,通过一个放光二极管显示秒,用两个发光二极管指示上、下午,可以手动校时,可以设定闹钟时间,以及事项整点报时和学号报时的功能。 2.1.2系统结构 数字电子钟的系统结构方框图如图2—1所示。图中的秒信号电路产生1Hz的标准计时信号,计时电路记录当前的时,分值,数字显示以数字的方式显示出当前的时间值,闹钟电路用与设定闹钟,报时电路用于整点报时以及学号报时,时分调校电路用于校正当前的时间。 计时电路 秒信号 数字显示 时、分调整电路 报时电路 闹钟电路 图2—1 2。1。3 电气指标 (1)最小计时时间单位为1s。 (2)秒和分的范围是00~59,小时的计时范围是00~23,并可手动将小时计时范围转换为00~12,同时指示上下午。 (3)可以手动校正分,时。 (4)具有整点报时的功能,要求每个整点前鸣叫4次低音(500Hz),整点时鸣叫一次高音(1000Hz),同时在自己学号前也要鸣叫4次低音,计时到自己学号时鸣叫高音(1000Hz)。 (5)通过转换开关,可使电子钟具有闹钟功能,可以手动设置闹钟的时与分。 2。1.4 设计条件 使用Xilinx公司的Foundation3.1仿真软件,选用xc9500系列芯片中的95108PC84下载后通过硬件连接电路实现各个模块的功能。 2.2系统设计 数字电子钟主体电路应由以下几部分组成:通过分频器产生标准秒信号,以及报时与闹钟需要的500Hz与1000Hz的信号;60进制分秒计数器以及24小时与12小时的时计数器;分、时的译码显示部分;校时电路;整点和学号报时电路;以及闹钟定时电路. 数字钟的工作原理是:由信号给出的信号经过分频后得到1Hz的标准信号,作为秒计数器的计数脉冲;秒计数器计满60后,向分计数器发出进位脉冲;分计数器计满60后,向时计数器发出进位脉冲;小时按照24小时进制或“12翻1”规律计数。计数器的输出分别驱动译码电路,数码管显示时间。当时钟出现误差时可以通过控制开关进行校时校分。通过控制开关可以显示闹钟的时间,并调整闹钟的分与时,还可以通过控制开关显示24小时计时或者12小时计时。系统框图如图2—2所示。 分显示器 时显示器 整点与学号报时系统 闹钟系统 分译码器 时译码器 秒计数器 分计数器 时计数器 控制电路 校分电路 校时电路 单次脉冲 分频器 1Hz 1KHz 2KHz 500Hz 方案论证: 本次课程设计数字电子钟通过电脑仿真,然后通过硬件实现电路的显示与功能的调试,都是实际可行的,可以操作的,而且各个模块的设计也是合理的,方案具有可行性。 2。3 单元电路 2。3.1 分频器 分频器的功能主要有两个:一是产生标准秒信号;二是提供给功能扩展电路所需要的信号,如仿电台报时用的1000Hz的高音频信号和500Hz的低音频信号等。用一个2分频的计数器把输入的2000Hz的信号分成1000Hz的信号,然后用3级M=10的计数器对1000Hz的信号进行分频,得到1Hz的标准信号。如图2—3从1000Hz的信号取出2分频的信号即500Hz,可用作低音信号. 500Hz 1Hz M=10计数器 M=10计数器 M=2计数器 M=10计数器 2000Hz 1000Hz 图2-3 分频电路可以选用74160作为计数器实现分频,分频器的具体电路如下图2-4所示. 图2—4 2.3.2 60进制计数器C60 电子中的分和秒计时采用的是60进制的技术方式,其计数规律00,01,02,03…58,59,00…选用十进制的或16进制的计数器进行两级级联即可构成M=60的计数器。如图2-5所示 图 2—5 两个74160同步级联以复'0'法构成六十进制的计数器,第一片M=10,第二片M=6,在计数达到59的时候进位段输出高电平。 2.3.3 24小时进制计数器C24 图2-6所示电路是由两片74160组成的能实现24进制的同步递增计数器.图中个位与十位计数器均接成十进制计数形式,采用同步级连方式。十位与个位的输出端分别是H2D, H2C, H2B,H2A,H1D, H1C,H1B,H1A选择十位计数器的输出端H2B和个位计数器的输出端H1C通过与非门NAND2控制两片计数器的清零端(CLR’),利用状态24反馈清零,可实现24进制递增计数。 图2-6 2.3.4 12 与24进制计数器的转换 12小时采用的是“12翻1”的特殊进制计数器,当数字钟的计时器运行到12时59分59秒时,秒的个位计数器再接收一个秒脉冲时,数字钟应自动显示为01时00分00秒,实现日常生活中习惯用的计时规律。在本次实验中并没有用原理图实现12小时的计数器,而是采用 VHDL语言构造一个原件将24小时对应转化成12小时。同时输出一个控制端在12小时进制时显示上、下午。 VHDL语言代码如下: library ieee; use ieee. std_logic_1164。all; entity cntm12 is port(H1A:in std_logic; H1B:in std_logic; H1C:in std_logic; H1D:in std_logic; H2A:in std_logic; H2B:in std_logic; H2C:in std_logic; H2D:in std_logic; H1AOUT:out std_logic; H1BOUT:out std_logic; H1COUT:out std_logic; H1DOUT:out std_logic; H2AOUT:out std_logic; H2BOUT:out std_logic; H2COUT:out std_logic; H2DOUT:out std_logic; AMORPM:out std_logic); end cntm12; architecture beh of cntm12 is signal temp_in : std_logic_vector (7 downto 0); signal temp_out: std_logic_vector (8 downto 0); begin temp_in 〈=H2D&H2C&H2B&H2A&H1D&H1C&H1B&H1A; process(temp_in) begin case temp_in is when”00000000" => temp_out〈=”100010010"; when"00000001" =〉 temp_out<="100000001"; when"00000010" =〉 temp_out〈="100000010”; when”00000011” => temp_out〈=”100000011”; when"00000100” =〉 temp_out<="100000100"; when”00000101" =〉 temp_out<=”100000101”; when"00000110" => temp_out<="100000110"; when”00000111” =〉 temp_out<=”100000111”; when"00001000” =〉 temp_out<=”100001000”; when”00001001" => temp_out〈=”100001001”; when”00010000” =〉 temp_out<="100010000"; when"00010001” => temp_out〈=”100010001"; when”00010010" =〉 temp_out〈=”000010010"; when”00010011” =〉 temp_out〈=”000000001”; when"00010100" =〉 temp_out<="000000010”; when”00010101" =〉 temp_out〈=”000000011"; when"00010110" => temp_out〈=”000000100”; when"00010111" => temp_out〈=”000000101"; when”00011000" =〉 temp_out<=”000000110"; when"00011001" =>temp_out〈="000000111”; when"00100000" =〉 temp_out〈="000001000"; when”00100001” =>temp_out〈=”000001001"; when”00100010" => temp_out<=”000010000”; when”00100011” => temp_out<="000010001"; when others =>temp_out〈=”000000000”; end case; AMORPM〈=temp_out(8); H2DOUT<=temp_out(7); H2COUT〈=temp_out(6); H2BOUT〈=temp_out(5); H2AOUT <=temp_out(4); H1DOUT〈=temp_out(3); H1COUT<=temp_out(2); H1BOUT〈=temp_out(1); H1AOUT<=temp_out(0); end process; end beh; 管脚H2D,H2C,H2B,H2A为时的十位,H1D,H1C,H1B, H1A为时的个位,分别接24小时进制的输出端,通过判断将其转化为12小时进制时的数字输出,输出端为H2DOUT,H2COUT,H2BOUT,H2AOUT,H1DOUT, H1COUT,H1BOUT,H1AOUT,AMORPM输出‘1'为上午,‘0’为下午. 元件封装后如图2-7 图2—7 然后通过数据选择器选择24或者12进制的信号进行输出。四片数据选择器74153的CO1与CO2端分别接C24的输出端与C24to12的输出端,在74153的B端输入的是‘0',当A端输入‘0’时,输出12小时计时的时间,在A端输入‘1'时,输出24小时计时的时间。 原件内部电路图如图2-8所示。 原件封装后为CHOOSE12OR24输入端为H2D24,H2C24, H2B24,H2A24,H1D24,H1C24,H1B24,H1A24, H2D12, H2C12,H2B12,H2A12H1D12,H1C12,H1B12,H1A12,输出端H2DOUT,H2COUT,H2BOUT,H2AOUT,H1DOUT,H1C OUT,H1BOUT,H1AOUT。CHOOSE12OR24端选择输出12小时或者24小时的时间。如图2—9所示。 图2-8 图2-9 最后将C24,C24to12和CHOOSE12OR24连接起来,封装成时的计数与转换模块HOUR.内部电路与原件分别如图2—10,2-11。 图2-10 图2-11 2.3。4四位动态显示电路DTXS 数字钟只要求输出时与分,所以可以采用四位动态显示电路输出时与分的十位和个位。使用2片74153与74139将四个位上的数字动态显示到数码管上,使用74161构成一个模为4的计数器,将74153上时与分十位与个位的输入分别输出到数码管,由于计数器计数的速度非常快以及人眼的滞留效应,察觉不到数字的变化,最后将看到四位数字同时显示到数码管上。74161的CP端接到1KHz的信号上。具体电路如2-12. 图2—12 2.3。6整点与学号报时电路JTCLOCKCP 电子钟走到整点时即发出音响,通常按照4低音、1高音的顺序发出间断的声响,以最后一声高音为整点时刻.只要整点报时的时刻,即各个计数器的状态分拣出来,控制报时的音响电路即可达到报时的效果。报时的时间为59分的51秒,53秒,55秒,57秒与59秒前四声为低音,最后一声为高音。而学号报时也是在学号前一分钟的51,53,55,57,59秒发出声音。在低音时输出500Hz信号,在高音时输出1000Hz信号.输入端分别是秒、分、时计数器的输出端。输出端为O500Hz与O1KHz,再通过74153选择输出的是500Hz的信号还是1KHz的信号。此 原件使用VHDL语言设计,具体代码如下: library IEEE; use IEEE。std_logic_1164。all; entity JTCLOCK is port ( H1A:in STD_LOGIC; H1B:in STD_LOGIC; H1C:in STD_LOGIC; H1D:in STD_LOGIC; H2A:in STD_LOGIC; H2B:in STD_LOGIC; H2C:in STD_LOGIC; H2D:in STD_LOGIC; M1A: in STD_LOGIC; M1B: in STD_LOGIC; M1C: in STD_LOGIC; M1D: in STD_LOGIC; M2A: in STD_LOGIC; M2B: in STD_LOGIC; M2C: in STD_LOGIC; M2D: in STD_LOGIC; S1A: in STD_LOGIC; S1B: in STD_LOGIC; S1C: in STD_LOGIC; S1D: in STD_LOGIC; S2A: in STD_LOGIC; S2B: in STD_LOGIC; S2C: in STD_LOGIC; S2D: in STD_LOGIC; O1KHZ: out STD_LOGIC; O500HZ: out STD_LOGIC ); end JTCLOCK; architecture JTCLOCK_arch of JTCLOCK is begin process(H2A,H2B,H2C,H2D,H1A,H1B,H1C,H1D,M1A,M1B,M1C,M1D,M2A,M2B,M2C,M2D,S1A,S1B,S1C,S1D,S2A,S2B,S2C,S2D) begin if(M2D = '0' and M2C='1' and M2B='0' and M2A=’1’and M1D= '1’ and M1C= ’0' and M1B = ’0’ and M1A= ’1’ and S2D ='0’ and S2C=’1' and S2B= '0' and S2A = '1'and S1D='1' and S1C=’0' and S1B= ’0’ and S1A='1’) then O500HZ<='0'; O1KHZ<='1’; elsif(M2D = ’0' and M2C='1' and M2B=’0' and M2A=’1' and M1D= '1' and M1C= ’0’ and M1B = ’0' and M1A= ’1’ and S2D =’0’ and S2C=’1' and S2B = ’0’ and S2A = '1' and S1D='0' and S1C=’0' and S1B= '0' and S1A = '1')then O500HZ <=’1’; O1KHZ 〈=’0’; elsif(M2D = ’0' and M2C='1' and M2B=’0’ and M2A='1' and M1D= '1’ and M1C= ’0’ and M1B = ’0' and M1A= ’1' and S2D =’0’ and S2C='1' and S2B = '0’ and S2A = ’1’and S1D='0' and S1C=’0' and S1B= ’1’ and S1A = '1')then O500HZ 〈='1'; O1KHZ 〈=’0'; elsif(M2D = '0' and M2C=’1’ and M2B='0' and M2A='1' and M1D= ’1' and M1C= '0’ and M1B = ’0' and M1A= '1’ and S2D =’0' and S2C=’1’ and S2B = '0’ and S2A = '1'and S1D='0’ and S1C=’1’ and S1B= '0' and S1A = ’1’)then O500HZ 〈='1’; O1KHZ 〈='0'; elsif(M2D = '0’ and M2C='1' and M2B='0’ and M2A='1’ and M1D= ’1' and M1C= ’0' and M1B = '0’ and M1A= ’1' and S2D =’0' and S2C=’1' and S2B = '0’ and S2A = ’1'and S1D='0’ and S1C='1’ and S1B= '1’ and S1A = ’1')then O500HZ 〈=’1’; O1KHZ <=’0’; elsif(H2D='0' and H2C =’0'and H2B=’0’and H2A = '1' and H1D= ’0' and H1C = ’1' and H1B=’0' and H1A = ’0’ and M2D = ’0' and M2C='0' and M2B='1' and M2A=’0' and M1D= '0’ and M1C= ’1' and M1B = '0’ and M1A= '1' and S2D ='0’ and S2C='1’ and S2B = '0' and S2A = ’1’and S1D='0' and S1C=’0' and S1B= ’0' and S1A = '1’)then O500HZ <='1'; O1KHZ〈=’0'; elsif(H2D=’0’ and H2C ='0'and H2B=’0'and H2A = '1’ and H1D= '0’ and H1C = ’1’ and H1B=’0' and H1A = ’0’ and M2D = '0' and M2C='0’ and M2B=’1’ and M2A=’0' and M1D= ’0' and M1C= ’1' and M1B = '0’ and M1A= ’1’ and S2D ='0’ and S2C=’1' and S2B = '0’ and S2A = ’1'and S1D='0' and S1C=’0' and S1B= ’1’ and S1A = ’1')then O500HZ 〈=’1'; O1KHZ<=’0’; elsif(H2D=’0' and H2C =’0'and H2B=’0’and H2A = '1' and H1D= ’0’ and H1C = '1’ and H1B=’0' and H1A = ’0’ and M2D = '0’ and M2C='0’ and M2B=’1’ and M2A=’0' and M1D= ’0' and M1C= '1’ and M1B = '0' and M1A= ’1’ and S2D ='0' and S2C=’1' and S2B = '0’ and S2A = ’1’and S1D=’0' and S1C='1' and S1B= '0’ and S1A = '1’)then O500HZ 〈='1'; O1KHZ〈='0’; elsif(H2D=’0’ and H2C =’0'and H2B='0'and H2A = '1' and H1D= ’0' and H1C = '1' and H1B=’0' and H1A = '0’and M2D = '0' and M2C=’0’ and M2B='1’ and M2A=’0’ and M1D= '0’ and M1C= ’1' and M1B = '0’ and M1A= ’1’ and S2D =’0' and S2C=’1’ and S2B = '0' and S2A = ’1’and S1D='0’ and S1C=’1' and S1B= '1' and S1A = ’1’)then O500HZ 〈=’1'; O1KHZ〈=’0’; elsif(H2D=’0’ and H2C ='0’and H2B='0'and H2A = '1' and H1D= '0' and H1C = '1’ and H1B=’0' and H1A = '0'and M2D = '0’ and M2C=’0' and M2B='1’ and M2A='0’ and M1D= '0' and M1C= '1’ and M1B = '1’ and M1A= ’0' and S2D ='0' and S2C=’1’ and S2B = '0' and S2A = ’1’and S1D=’1' and S1C='0’ and S1B= ’0’ and S1A = ’1’)then O500HZ 〈='0'; O1KHZ<='1'; else O500HZ<=’0'; O1KHZ〈='0'; end if; end process; end JTCLOCK_arch; 2。3.7 闹钟电路CLOCK 闹钟是数字电子钟的一个很重要的功能,闹钟系统只要再做一个分与时的计数器,通过同或门分别将时与分的十位与个位与闹钟设定的时间相比较,当时刻相同时就输出高电平,再通过74153选择1000Hz的信号输出进行报时。当时刻不同时输出低电平,这时74153选择低电平输出,这时蜂鸣器并不会响.闹钟电路中的分与时计数器并不级联,两个计数器的CP端加单脉冲即可实现闹钟的定时。同时闹钟设定的时间也要可以显示在数码管上,因此,闹钟电路的输出端还要有闹钟时与分的信号。电路图如2-13所示。 图2—13 封装后如图2-14. 图2—14 2.3.8 校时校分电路 电子钟一个不可或缺的部分就是校时校分电路,在接通电源或计时出现误差时,需要校正时间,校时电路的要求是:在进行校时时不影响分秒的计时,同理在进行校分是不影响秒的计时。 同样需要一个控制开关来选择是校正时间还是显示时间,用一个74153在B端接‘0’,C0接进位信号,C1接单次脉冲,这样在A端接‘0’时就输出进位信号,正常走时.接‘1’时,用单次脉冲来调整时间,进行校时。具体电路如图2-15所示。 图2-15 同理校时电路和图2—15相同。闹钟的校时与校分电路则更为简单,C0直接接‘0’即可,其他与图2—15相同。 2.4整体电路 上面已经完成各个单元电路的设计,将各部分封装后连接成数字钟的整体电路图如2—16所示.详细见手绘电路图. 图2—16 2。5单元电路功能测试 下面各个部分电路的功能测试都是在Foundation3。1上仿真的结果. 2。5.1 分频器 F1Hz 将2KHz分成1K Hz,500Hz,以及1Hz 图2-17 由2-17图可见1KHz信号的周期是输入CP脉冲的2倍,500Hz信号的周期是1KHz的2倍,可见分频是正确的.下图2-18将仿真的步长改成2us而输入CP的周期为1ns,经过2us就有一个脉冲,这个输出可以接到秒计数器的CP端。 图2—18 2。5。1 秒计数器 秒计数器与分计数器的功能是以60为周期计数,当计数到59的时候产生进位信号输出到下一级计数器。仿真结果如图2-19所示。 图2—19 由图可以看出个位以10为周期进位,在计数到59后进位信号CO产生一个上升沿。实现了预期的计数与进位功能。 2。5。2 24进制计数器 与60进制计数器相似,其计数周期为24 ,在计到23后变成00。仿真结果如图2—30。 图2—30 图中蓝色竖线的地方就是进位的地方,可见在23后计数器变成00,功能正确. 2.5.3 12与24小时转换电路功能仿真 此电路要就将24小时进制的时间转换成12小时进制的时间.为了检测仿真的结果,输入“14"此时的结果应该输出“02”,同时AMORPM输出的应该是低电平。图2—31是仿真结果。 图2-31 2。5.4 四位动态显示 四位动态显示在一个CP计数脉冲中显示的是输入的一位数字,以四为周期循环显示输入的四位数字.输入1234,图2—32是仿真后的结果。 图2—32 2。3。6 整点与学号报时电路功能测试 整点与学号报时电路要求在59分以及学号(1426)前一分钟的51秒,53秒,55秒,57秒输出500Hz信号,59秒时输出1KHz的信号。 图2-33是在14点25分51秒的时候仿真的波形图。此时应该输出500Hz的信号。 图2-33 由图可见OUTF输出端与500Hz信号的输出波形相同。再测试整点报时在59分59秒时的波形图.如图2-34所示. 图2-34 此时OUTF输出的波形与1KHz相同,整点与学号报时功能测试通过。 2.3。7闹钟功能测试 将闹钟设置成18点18分,然后调整时钟的时间,观察波形如图2—35所示. 图2-35 图中蓝色竖线的地方时钟时间为18点18分,与闹钟时间相同,闹钟输出端变成高电平,接到外面的控制电路即可输出1KHZ的高频信号.测试闹钟功能正确. 2.3.8 校时校分功能测试 数字钟在刚接通电源或者走时出现误差的时候需要进行校时,校分,以调整时间.在控制端输入高电平时电路进入校时状态,输入一个脉冲时或分的计数器则增加一。在调整时的时候不影响分与秒的走时,在调整分的时候不影响秒的走时.测试波形图如图2—36所示。 图2-36 测试波形在前90us中校时与校分控制端都接入高电平所以在输入的脉冲信号有一个上升沿时时与分就都增加1,而在90时us后校分的控制端接低电平,由波形图可以看出,此后只有时的计数器在输入脉冲到上升沿时才增加1,而分的计数器保持不变。校时功能仿真结果正确. 2.6 整体电路功能测试 在进行了各个单元电路的测试后,接下来进行整体电路功能测试,测试步骤如下: 1. 调整时间到13点24分,即进行校时校分。 2. 显示12小时进制时间以及上下午指示,检测12与24进制转换。 3. 调整时间到14点25分,检测计数器进位功能。 4. 检测学号报时功能在14点25分51秒,53秒,55秒,57秒输出500Hz信号,在59秒时输出1KHz信号。 5. 调整时间到15点59分检测整点报时功能。 6. 调整闹钟到16点16分检测闹钟报时功能。 整体功能仿真结果如下: 如图2—37蓝色竖线显示的时间是10点16分44秒,在下一个时刻将ADJUSTH控制开关置为‘1',此时调整时的计时,可以看到当INSINGLECP有一个上升沿的时候时的技术就加1.在将时调整到13点的时候,将ADJUSTH控制开关置为‘0’,将校分控制开关置为‘1’此时为校分,由图可以看出每当INSINGLECP出现一个上升沿的时候分的计数就加1一直调整到13点24分,将ADJUSTM控制开关也置为‘0’进行正常计时。同时在图中也可以看出在10点16分44秒的时候AMOPAD输出的是‘1’,PMOPAD输出的是‘0’表示上午.而在13点24分的时候PMOPAD输出的是‘1’,AMOPAD输出的是‘0’表示下午.至此校时校分功能,以及上下午显示功能均测试通过。 图2-37 接下来将控制开关CHOOSE12OR24开关置为‘0’,此时显示的应该是12小时进制的时间。接下来的时刻应该显示下午1点24分。如图2-38中蓝色竖线处所示。 图2—38 然后将时间调整到14点25分,在51,53,55,57秒时JTCLOCKOUT输出的波形与500Hz的波形相同且持续时间达到一秒,如图2-39所示。 图2-39 当达到14点25分59秒时JTCLOCKOUT- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子钟 实验 报告 完整 电路图
咨信网温馨提示:
1、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
2、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
3、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
4、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前自行私信或留言给上传者【精***】。
5、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
6、文档遇到问题,请及时私信或留言给本站上传会员【精***】,需本站解决可联系【 微信客服】、【 QQ客服】,若有其他问题请点击或扫码反馈【 服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【 版权申诉】”(推荐),意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:4008-655-100;投诉/维权电话:4009-655-100。
1、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
2、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
3、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
4、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前自行私信或留言给上传者【精***】。
5、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
6、文档遇到问题,请及时私信或留言给本站上传会员【精***】,需本站解决可联系【 微信客服】、【 QQ客服】,若有其他问题请点击或扫码反馈【 服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【 版权申诉】”(推荐),意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:4008-655-100;投诉/维权电话:4009-655-100。
关于本文