《集成电路原理与设计》重点内容总结.doc
《《集成电路原理与设计》重点内容总结.doc》由会员分享,可在线阅读,更多相关《《集成电路原理与设计》重点内容总结.doc(13页珍藏版)》请在咨信网上搜索。
1、集成电路原理与设计重点内容总结 第一章 绪论 摩尔定律:(P4)集成度大约是每18个月翻一番或者集成度每三年4倍的增长规律就是世界上公认的摩尔定律。集成度提高原因:一是特征尺寸不断缩小,大约每三年缩小倍;二是芯片面积不断增大,大约每三年增大1.5倍;三是器件和电路结构的不断改进。等比例缩小定律:(种类 优缺点)(P7-8)1.恒定电场等比例缩小规律(简称CE定律)a.器件的所有尺寸都等比例缩小K倍,电源电压也要缩小K倍,衬底掺杂浓度增大K倍,保证器件内部的电场不变。b.集成度提高K2倍,速度提高K倍,功耗降低K2倍。c.改变电源电压标准,使用不方便。阈值电压降低,增加了泄漏功耗。2.恒定电压等
2、比例缩小规律(简称CV定律)a.保持电源电压和阈值电压不变,器件的所有几何尺寸都缩小K倍,衬底掺杂浓度增加K2倍。b.集成度提高K2倍,速度提高K2倍。c.功耗增大K倍。内部电场强度增大,载流子漂移速度饱和,限制器件驱动电流的增加。3.准恒定电场等比例缩小规则(QCE)器件尺寸将缩小K倍,衬底掺杂浓度增加lK(1lK)倍,而电源电压则只变为原来的l/K倍。是CV和CE的折中。需要高性能取l接近于K,需要低功耗取l接近于1。写出电路的网表:A BJT AMPVCC 1 0 6Q1 2 3 0 MQRC 1 2 680RB 2 3 20KRL 5 0 1KC1 4 3 10UC2 2 5 10UV
3、I 4 0 AC 1.MODEL MQ NPN IS=1E-14+BF=80 RB=50 VAF=100.OP.END其中.MODEL为模型语句,用来定义BJT晶体管Q1的类型和参数。常用器件的端口电极符号器件名称端口符号缩写Q(双极型晶体管)M(MOS场效应管)J(结型场效应管)B(砷化镓场效应管)C(集电极),B(基极),E(发射极),S(衬底)D(漏极),G(栅极),S(源极),B(衬底)D(漏极),G(栅极),S(源极)D(漏极),G(栅极),S(源极)电路分析类型.OP 直流工作点分析 .TRAN 瞬态分析.DC 直流扫描分析 .FOUR 傅里叶分析.TF 传输函数计算 .MC 蒙特
4、卡罗分析.SENS 灵敏度分析 .STEP 参数扫描分析.AC 交流小信号分析 .WCASE 最坏情况分析.NOISE 噪声分析 .TEMP 温度设置第二章 集成电路制作工艺集成电路加工过程中的薄膜:(P15)热氧化膜、电介质层、外延层、多晶硅、金属薄膜。光刻胶中正胶和负胶的区别:(P16)负胶:曝光的光刻胶发生聚合反应,变得坚固,不易去掉。正胶:在曝光时被光照的光刻胶发生分解反应,在显影时很容易被去掉,而没有被曝光的光刻胶显影后仍然保留。因此对同样的掩膜版,用负胶和正胶在硅片上得到是图形刚好相反。N阱和P阱CMOS结构制作过程:(P21-25)N阱:1、衬底硅片的选择MOS集成电路都选择晶向
5、的硅片,因为这种硅界面态密度低,缺陷少,迁移率高,有利于提高器件性能。2、制作n阱首先,对原始硅片进行热氧化,形成初始氧化层作为阱区注入的掩蔽层。然后,根据n阱的版图进行光刻和刻蚀,在氧化层上开出n阱区窗口。通过注磷在窗口下形成n阱,注入后要进行高温退火,又叫阱区推进,一方面使杂质激活,另一方面使注入杂质达到一定的深度分布。3、场区氧化首先,在硅片上用热生长方法形成一薄层SiO2作为缓冲层,它的作用是减少硅和氮化硅之间的应力。然后淀积氮化硅,它的作用是作为场区氧化的掩蔽膜,一方面因为氧或水汽通过氮化硅层的扩散速度极慢,这就有效地阻止了氧到达硅表面;另一方面氮化硅本身的氧化速度极慢,只相当于硅氧
6、化速度的1/25。通过光刻和刻蚀去掉场区的氮化硅和缓冲的二氧化硅。接下来进行热氧化,由于有源区有氮化硅保护,不会被氧化,只在场区通过氧和硅起反应生成二氧化硅。4、制作硅栅目前MOS晶体管大多采用高掺杂的多晶硅作为栅电极,简称硅栅。硅栅工艺实现了栅和源、漏区自对准,减少了栅-源和栅-漏的覆盖长度,从而减小了寄生电容。硅栅工艺也叫自对准工艺。5、形成源、漏区6、形成金属互连线P阱:鸟嘴效应:(P23)在场区氧化过程中,氧也会通过氮化硅边缘向有源区侵蚀,在有源区边缘形成氧化层,伸进有源区的这部分氧化层被形象地称为鸟嘴,它使实际的有源区面积比版图设计的面积缩小。闩锁效应:(P27)闩锁效应是CMOS集
7、成电路存在一种寄生电路的效应,它会导致VDD和VSS短路,使得晶片损毁。在CMOS晶片中,在电源和地线之间由于寄生的PNP和NPN双极型BJT相互影响而产生的低阻抗通路,它的存在会使电源和地之间产生大电流,从而破坏芯片或者引起系统错误。如图所示,如果外界噪声或其他干扰使Vout高于VDD或低于0,则引起寄生双极型晶体管Q3或Q4导通,而Q3或Q4导通又为Q1和Q2提供了基极电流,并通过RW或RS使Q1或Q2的发射结正偏,导致Q1或Q2导通。由于Q1和Q2交叉耦合形成正反馈回路,一旦其中有一个晶体管导通,电流将在Q1和Q2之间循环放大。若Q1和Q2的电流增益乘积大于1,将使电流不断加大,最终导致
8、电源和地之间形成极大的电流,并使电源和地之间锁定在一个很低的电压(Von+VCES),这就是闩锁效应。一旦发生闩锁效应可能造成电路永久性破坏,可以采取以下主要措施防止闩锁效应:(1)减小阱区和衬底的寄生电阻RW和RS,这样可以减小寄生双极晶体管发射结的正向偏压,防止Q1和Q2导通。在版图设计中合理安排n阱接VDD和p型衬底接地的引线孔,减小寄生双极晶体管基极到阱或衬底引出端的距离。(2)降低寄生双极晶体管的增益。(3)使衬底加反向偏压。(4)加保护环,保护环起到削弱寄生NPN晶体管和寄生PNP晶体管之间的耦合作用。(5)用外延衬底。(6)采用SOICMOS技术是消除闩锁效应的最有效途径。第四章
9、 数字集成电路的基本单元电路CMOS反向器:构成: CMOS反相器的电路构成,是由一个增强型n沟MOS管作为输入管和由一个增强型p沟MOS管作为负载管,且两栅极短接作为输入端,两漏极短接作为输出端,N管源极接地,P管源极接电源电压VDD,这就构成了两管功能上的互补。工作原理: 如图所示的CMOS反相器电路结构示意图分析其工作过程如下:Vi=“0”时:VGSn=0,VGSp=-VDDp管导通,n管截止VO=“1”=VDDVi=“1”时:VGSn=Vi,VGSp=0n管导通,p管截止VO=“0”(=0V)即:VOH-VOL=VDD最大逻辑摆幅,且输出摆幅与p、n管W/L无关(无比电路)。直流电压传
10、输特性:瞬态特性: 传输延迟时间、负载电容、最高频率。直流噪声容限: 允许的输入电平变化范围。开门电平: 电路允许的输入高电平的下限关门电平: 电路允许的输入低电平的上限上升时间: 输出从0.1VDD上升到0.9VDD所需要的时间下降时间: 输出从0.9VDD下降到0.1VDD所需要的时间输出从高向低转换的传输延迟时间:从输入信号上升边的50%到输出信号下降边的50%所经过的延迟时间。tpHL输出从低向高转换的传输延迟时间:从输入信号下降边的50%到输出信号上升边的50%所经过的延迟时间。tpLH电路的平均传输延迟时间tp=tpHL+tpLH2CMOS反相器的设计:(P230-231)设计一个
11、CMOS反相器,要求驱动1pF负载电容时上升时间和下降时间不超过0.5ns。采用0.6um工艺,VDD=5V,VTN=0.8V,VTP=-0.9V,。解:由代入得因为,所以又根据,由于外部负载电容很大可以忽略输出节点pn结电容,得到同理可得,取,则得CMOS与NMOS反相器性能比较:(P236-237)如果把CMOS反相器中的PMOS管作为负载元件,则CMOS反相器和几种NMOS反相器的性能差别主要是负载元件的性能差别引起的。从直流特性看,由于NMOS反相器中的负载元件是常导通的,因此输出低电平决定于电路的分压比,是有比反相器,达不到最大逻辑摆幅,而且有较大的静态功耗。CMOS反相器中的PMO
12、S管是作为开关器件,在输出高电平时只有PMOS导通,在输出低电平时只有NMOS导通,因此是无比电路,可以获得最大的逻辑摆幅,而且不存在直流导通电流,有利于减小静态功耗。从瞬态特性看,由于NMOS反相器是有比反相器,为了保证低电平合格,要求参数Krl,从而使负载元件提供的充电电流很小,造成电路的上升时间远大于下降时间,成为限制速度的主要因素。CMOS反相器可以采用对称设计,负载特性和驱动管特性是对称的,使tr=tf,从而有利于提高速度。NMOS反相器转变区增益有限,噪声容限小。CMOS反相器可以采用对称设计,从而可以获得最大的直流噪声容限。CMOS电路相对NMOS电路有很多优点,特别是CMOS电
13、路低功耗的优点对提高集成密度非常有利。CMOS电路的静态功耗非常小,只有泄漏电流引起的静态功耗,因而极大减小的芯片的维持功耗,更加符合发展便携式设备的需求。另外,CMOS电路有全电源电压的逻辑摆幅,可以在低电压下工作,因而更适合于深亚微米技术发展的要求。设计一个CMOS或非门:(P243-244) 设计一个两输入或非门,要求在最坏情况下输出上升时间和下降时间不大于0.5ns,已知,CL=1pF,VDD=5V,VTN=0.8V,VTP=-0.9V,采用0.6um工艺,有KN=12010-6A/V2,KP=6010-6A/V2。根据等效反相器分析,或非门上升时间根据,CL=1pF,VDD=5V,P
14、=-VTP/VDD=0.18,可得到KPeff=7.1410-4A/V2或非门的下降时间根据,CL=1pF,VDD=5V,N=VTN/VDD=0.16,可得到KNeff=6.9010-4A/V2由于或非门中2个PMOS管串联对负载电容充电,因此要求KP1=KP2=2KPeff=14.2810-4A/V2考虑最坏情况下只有一个NMOS管导通对负载电容放电,要满足下降时间要求,则有KN1=KN2=KNeff=6.9010-4A/V2取 LN=LP=0.6m则有 WP1=WP2=28.56m WN1=WN2=6.9m如果是设计一个两输入与非门,则在同样性能要求和同样参数下,得到WP1=WP2=14.
15、28m, WN1=WN2=6.9m。可以看出,在同样速度情况下,采用与非门可以比或非门节省面积。画出用静态CMOS两输入或非门的晶体管级电路图和版图:复杂逻辑门的口诀:(P245) NMOS下拉网络:NMOS管串联实现与操作,并联实现或操作。(串与并或) PMOS上拉网络:PMOS管串联实现或操作,并联实现与操作。(串或并与) 但最终实现是带非的逻辑功能。请画出用静态CMOS实现函数的晶体管级电路图:(P246)简述类NMOS电路的优缺点:(P251)优点:n输入逻辑门需要(n+1)个MOS管,在实现复杂逻辑门时有利于减小面积。缺点:是有比电路达不到最大逻辑摆幅,有较大的静态功耗,由于要求Kr
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 集成电路原理与设计 完整版 集成电路 原理 设计 重点 内容 总结
1、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
2、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
3、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
4、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前自行私信或留言给上传者【a199****6536】。
5、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
6、文档遇到问题,请及时私信或留言给本站上传会员【a199****6536】,需本站解决可联系【 微信客服】、【 QQ客服】,若有其他问题请点击或扫码反馈【 服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【 版权申诉】”(推荐),意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:4008-655-100;投诉/维权电话:4009-655-100。